

# AVP32F08 数字信号处理器

## 数据手册

编号 : JXDZ7.381.022 SJSC

**Advancechip**  **Electronics**

**湖南进芯电子科技有限公司**

2022 年 01 月

V1.2

## 历史版本记录

| 版本号   | 时间         | 起草/<br>修改人 | 内容描述        | 审核人 | 批准人 |
|-------|------------|------------|-------------|-----|-----|
| V1. 0 | 2020-12-20 | 刘杨         | 首次发布        | 吴修英 | 张巍  |
| V1. 1 | 2021-12-28 | 孙玉汉        | 修订部分参数      | 吴修英 | 张巍  |
| V1. 2 | 2022-01-10 | 吴修英        | 修订 ADC 部分参数 | 孙玉汉 | 张巍  |
|       |            |            |             |     |     |
|       |            |            |             |     |     |
|       |            |            |             |     |     |
|       |            |            |             |     |     |
|       |            |            |             |     |     |



## 目 录

|                                                         |    |
|---------------------------------------------------------|----|
| 1. 产品特征 .....                                           | 1  |
| 2. AVP32F08 简介 .....                                    | 2  |
| 2.1 器件特性 .....                                          | 2  |
| 2.2 产品编码 .....                                          | 3  |
| 2.3 引脚分配 .....                                          | 4  |
| 2.4 信号说明 .....                                          | 5  |
| 3 功能概述 .....                                            | 11 |
| 3.1 功能框图 .....                                          | 11 |
| 3.2 内存映射 .....                                          | 12 |
| 3.3 简要说明 .....                                          | 16 |
| 3.3.1 AVP32F08 DSP .....                                | 16 |
| 3.3.2 内存总线 ( 哈弗总线架构 ) .....                             | 16 |
| 3.3.3 外设总线 .....                                        | 16 |
| 3.3.4 实时 JTAG 仿真和分析 .....                               | 16 |
| 3.3.5 外部接口 ( XINTF ) [引脚功能不支持] .....                    | 17 |
| 3.3.6 闪存 .....                                          | 17 |
| 3.3.7 M0 , M1 SARAM .....                               | 17 |
| 3.3.8 L0 , L1 , L2 , L3 , L4 , L5 , L6 , L7 SARAM ..... | 17 |
| 3.3.9 引导 ROM .....                                      | 18 |
| 3.3.10 安全性 .....                                        | 19 |
| 3.3.11 外设中断扩展 ( PIE ) 块 .....                           | 20 |
| 3.3.12 外部中断 .....                                       | 20 |
| 3.3.13 振荡器和锁相环 ( PLL ) .....                            | 20 |
| 3.3.14 看门狗 .....                                        | 21 |
| 3.3.15 外设时钟 .....                                       | 21 |
| 3.3.16 低功耗模式 .....                                      | 21 |
| 3.3.17 外设帧 0 , 1 , 2 , 3 ( PFn ) .....                  | 21 |
| 3.3.18 通用输入/输出(GPIO)复用器 .....                           | 22 |
| 3.3.19 32 位 CPU 定时器 ( 0 , 1 , 2 ) .....                 | 22 |
| 3.3.20 控制外设 .....                                       | 22 |
| 3.3.21 串行端口外设 .....                                     | 22 |
| 3.4 寄存器映射 .....                                         | 24 |
| 3.5 器件仿真寄存器 .....                                       | 26 |
| 3.6 中断 .....                                            | 27 |



|                                        |           |
|----------------------------------------|-----------|
| 3.6.1 外部中断 .....                       | 31        |
| 3.7 系统控制 .....                         | 32        |
| 3.7.1 OSC 和 PLL 模块 .....               | 33        |
| 3.7.2 看门狗 .....                        | 37        |
| 3.8 低功耗模式块 .....                       | 39        |
| <b>4 外设 .....</b>                      | <b>40</b> |
| 4.1 DMA 概述 .....                       | 40        |
| 4.2 32 位 CPU 定时器 0, 定时器 1, 定时器 2 ..... | 41        |
| 4.3 增强型 PWM 模块 .....                   | 43        |
| 4.4 高分辨率 PWM (HRPWM) .....             | 48        |
| 4.5 增强型捕捉模块 (ECAP) .....               | 49        |
| 4.6 增强型正交编码器脉冲 (EQEP) .....            | 51        |
| 4.7 ADC 特性 .....                       | 52        |
| 4.7.1 ADC 未启用时引脚连接方式 .....             | 56        |
| 4.7.2 ADC 寄存器 .....                    | 56        |
| 4.7.3 ADC 校准 .....                     | 57        |
| 4.8 多通道缓冲串行端口 McBSP .....              | 57        |
| 4.9 增强型控制器局域网 eCAN .....               | 60        |
| 4.10 异步串行通信接口 SCI .....                | 65        |
| 4.11 串行通信接口 SPI .....                  | 69        |
| 4.12 内部集成电路 I2C .....                  | 72        |
| 4.13 通用输入输出复用 GPIO MUX .....           | 74        |
| <b>5 开发支持 .....</b>                    | <b>80</b> |
| <b>6 电气规范 .....</b>                    | <b>81</b> |
| 6.1 最大绝对额定值 <sup>(1)(2)</sup> .....    | 81        |
| 6.2 建议的运行条件 .....                      | 82        |
| 6.3 电气特性 .....                         | 83        |
| 6.4 流耗 .....                           | 84        |
| 6.4.1 减少流耗 .....                       | 85        |
| 6.4.2 流耗图 .....                        | 87        |
| 6.4.3 散热设计考虑 .....                     | 88        |
| 6.5 针对 DSP 的无信号缓冲的仿真器连接 .....          | 89        |
| 6.6 时序参数符号 .....                       | 90        |
| 6.6.1 定时参数的通用注释 .....                  | 90        |
| 6.6.2 测试负载电路 .....                     | 90        |
| 6.6.3 器件时钟表 .....                      | 91        |



|                                             |            |
|---------------------------------------------|------------|
| 6.7 时钟要求和特性.....                            | 92         |
| 6.8 电源排序.....                               | 94         |
| 6.9 通用输入/输出 (GPIO) .....                    | 98         |
| 6.9.1 GPIO - 输出时序.....                      | 98         |
| 6.9.2 GPIO - 输入时序.....                      | 98         |
| 6.9.3 输入信号的采样窗口宽度.....                      | 100        |
| 6.9.4 低功耗唤醒定时.....                          | 100        |
| 6.10 增强型控制外设.....                           | 105        |
| 6.10.1 增强型脉宽调制器 (ePWM) 时序 .....             | 105        |
| 6.10.2 跳闸区输入时序 .....                        | 105        |
| 6.10.3 高分辨率脉宽调制电路 HRPWM 时序 .....            | 106        |
| 6.10.4 增强型捕捉 eCAP 时序 .....                  | 106        |
| 6.10.5 增强型正交编码脉冲 eQEP 时序.....               | 106        |
| 6.10.6 模数转换器 ADC 转换工作时序.....                | 107        |
| 6.11 外部中断时序 .....                           | 108        |
| 6.12 I2C 电气特性和时序.....                       | 109        |
| 6.13 同步串行通信接口(SPI)时序.....                   | 110        |
| 6.13.1 主模式时序.....                           | 110        |
| 6.13.2 SPI 从模式时序 .....                      | 114        |
| 6.14 片载模数转换器 ADC .....                      | 117        |
| 6.14.1 ADC 上电控制位的时序.....                    | 118        |
| 6.14.2 基本定义.....                            | 119        |
| 6.14.3 ADC 顺序采样模式 ( 单通道 ) ( SMODE=0 ) ..... | 119        |
| 6.14.4 ADC 同步采样模式 ( 双通道 ) ( SMODE=1 ) ..... | 120        |
| 6.14.5 详细说明.....                            | 121        |
| 6.15 多通道缓冲串行端口(McBSP) 模块.....               | 123        |
| 6.15.1 McBSP 发送和接收时序 .....                  | 123        |
| 6.15.2 McBSP 作为 SPI 主、从模式时序.....            | 126        |
| 6.16 闪存定时.....                              | 130        |
| <b>7 热性能/机械数据 .....</b>                     | <b>132</b> |



## 图 目 录

|                                             |    |
|---------------------------------------------|----|
| 表 2-1 AVP32F08 器件的特性.....                   | 2  |
| 图 2-1 AVP32F08 100 引脚 QP ( LQFP 顶视图 ) ..... | 4  |
| 表 2-2 信号说明 <sup>(1)</sup> .....             | 5  |
| 图 3-1 功能框图 .....                            | 11 |
| 图 3-2 AVP32F08 内存映射 .....                   | 13 |
| 表 3-1 AVP32F08 中闪存扇区的地址 .....               | 14 |
| 表 3-2 使用安全代码模块的影响 .....                     | 14 |
| 表 3-3 等待状态 .....                            | 15 |
| 表 3-4 引导模式选择 .....                          | 18 |
| 表 3-5 外设引导加载引脚 .....                        | 19 |
| 表 3-6 外设帧 0 寄存器 <sup>(1)</sup> .....        | 24 |
| 表 3-7 外设帧 1 寄存器 .....                       | 24 |
| 表 3-8 外设帧 2 寄存器 .....                       | 25 |
| 表 3-9 外设帧 3 寄存器 .....                       | 25 |
| 表 3-10 器件仿真寄存器 .....                        | 26 |
| 图 3-3 外部和 PIE 中断源 .....                     | 27 |
| 图 3-4 外部中断 .....                            | 28 |
| 图 3-5 使用 PIE 块的中断复用 .....                   | 29 |
| 表 3-11 PIE 外设中断矢量表 <sup>(1)</sup> .....     | 29 |
| 表 3-12 PIE 配置和控制寄存器 .....                   | 30 |
| 表 3-13 外部中断寄存器 .....                        | 31 |
| 图 3-6 时钟和复位域 .....                          | 32 |
| 表 3-14 PLL、时钟、看门狗和低功耗模式寄存器 .....            | 33 |
| 图 3-7 OSC 和 PLL 模块功能框图 .....                | 34 |
| 图 3-8 3.3V 外部振荡器的使用 .....                   | 34 |
| 图 3-9 1.8V 外部振荡器的使用 .....                   | 34 |
| 图 3-10 外部振荡器的使用 .....                       | 35 |
| 表 3-15 PLL 设置 <sup>(1)</sup> .....          | 35 |
| 表 3-16 CLKIN 分频选项 .....                     | 36 |
| 表 3-17 可能的 PLL 配置模式 .....                   | 36 |
| 图 3-11 CPU - 看门狗模块 .....                    | 38 |
| 表 3-18 低功耗模式 .....                          | 39 |
| 图 4-1 DMA 功能功能框图 .....                      | 41 |
| 图 4-3 CPU 定时器中断信号和输出信号 .....                | 42 |
| 表 4-1 CPU 定时器 0,1,2 配置和控制寄存器 .....          | 43 |
| 图 4-4 时基计数器同步方案 3 .....                     | 44 |



|                                                             |    |
|-------------------------------------------------------------|----|
| 表 4-2 ePWM 控制和状态寄存器(PF1 中的默认置) .....                        | 45 |
| 表 4-3 ePWM 控制和状态寄存器(PF3 中的默认置重新映射的配置-可由 DMA 访问) .....       | 46 |
| 图 4-6 eCAP 功能功能框图 .....                                     | 49 |
| 表 4-4 eCAP 控制和状态寄存器.....                                    | 50 |
| 表 4-5 eQEP 控制和状态寄存器.....                                    | 52 |
| 图 4-8 ADC 模块的功能框图.....                                      | 53 |
| 图 4-9 采样内部基准的 ADC 引脚连接.....                                 | 54 |
| 图 4-10 采用外部基准的 ADC 引脚连接 .....                               | 55 |
| 表 4-6 ADC 寄存器 .....                                         | 56 |
| 图 4-11 McBSP 模块的功能框图。 .....                                 | 59 |
| 表 4-7 McBSP 寄存器汇总 .....                                     | 59 |
| 图 4-12 eCAN 功能框图和接口电路 .....                                 | 62 |
| 图 4-13 eCAN-A 内存映射 .....                                    | 63 |
| 图 4-14 eCAN-B 内存映射.....                                     | 64 |
| 表 4-8 eCAN 寄存器映射 <sup>(1)</sup> .....                       | 65 |
| 表 4-9 SCI-A 寄存器 <sup>(1) (2)</sup> .....                    | 67 |
| 表 4-10 SCI-B 寄存器 <sup>(1) (2)</sup> .....                   | 67 |
| 图 4-15 串行通信接口 SCI 模块功能框图 .....                              | 68 |
| 表 4-11 SPI-A 寄存器.....                                       | 70 |
| 图 4-16 SPI 模块功能框图 ( 受控模式 ) .....                            | 71 |
| 图 4-17 I2C 外设模块接口框图 .....                                   | 72 |
| 表 4-12 I2C-A 寄存器.....                                       | 73 |
| 图 4-18 GPIO 复用 .....                                        | 75 |
| 表 4-14 GPIO-A 复用器外设选择矩阵 .....                               | 77 |
| 表 4-15 GPIO-B 复用器外设选择矩阵 .....                               | 78 |
| 表 6-1 AVP32F08 在 100MHz SYSCLKOUT 运行条件下的流耗 .....            | 84 |
| 表 6-2 不同外设的典型流耗 <sup>(1)</sup> .....                        | 85 |
| 图 6-1 典型运行电流与频率间的关系 .....                                   | 87 |
| 图 6-2 典型运行功率与频率间的关系 .....                                   | 88 |
| 图 6-3 针对 DSP 的无信号缓冲的仿真器连接 .....                             | 89 |
| 图 6-4 测试负载电路 .....                                          | 90 |
| 表 6-3 器件时钟的周期参数 ( 150MHz 主时钟 ) .....                        | 91 |
| 表 6-4 器件时钟的周期参数 ( 100MHz 主时钟 ) .....                        | 91 |
| 表 6-5 输入时钟频率 .....                                          | 92 |
| 表 6-6 XCLKIN 时序要求- PLL 被启用 .....                            | 92 |
| 表 6-8 XCLKOUT 开关特性 ( PLL 旁路或者被禁用 ) <sup>(1) (2)</sup> ..... | 92 |
| 图 6-5 时钟时序 .....                                            | 93 |



|                                                                  |     |
|------------------------------------------------------------------|-----|
| 图 6-6 上电复位 .....                                                 | 95  |
| 图 6-7 热复位时序 .....                                                | 96  |
| 图 6-8 写入 PLLCR 寄存器过程时序示例 .....                                   | 97  |
| 表 6-10 通用输出开关特性 .....                                            | 98  |
| 图 6-9 通用输出时序 .....                                               | 98  |
| 表 6-11 通用输入时序要求 .....                                            | 98  |
| 图 6-10 GPIO 输入采样模式 .....                                         | 99  |
| 图 6-11 通用输入定时 .....                                              | 100 |
| 表 6-12 IDLE 模式时序要求 <sup>(1)</sup> .....                          | 101 |
| 表 6-13 IDLE 模式开关特性 <sup>(1)</sup> .....                          | 101 |
| 图 6-12 IDLE 模式进入和退出时序 .....                                      | 101 |
| 表 6-14 STANDBY 模式时序要求 .....                                      | 102 |
| 表 6-15 STANDBY 模式开关特性 .....                                      | 102 |
| 图 6-13 STANDBY 进入和退出时序 .....                                     | 103 |
| 表 6-16 HALT 模式时序要求 .....                                         | 103 |
| 表 6-17 HALT 模式开关特性 .....                                         | 103 |
| 图 6-14 使用 GPIOn 的 HALT 唤醒 .....                                  | 104 |
| 表 6-18 PWM 时序要求 <sup>(1)</sup> .....                             | 105 |
| 表 6-19 PWM 开关特性 .....                                            | 105 |
| 表 6-20 跳闸区输入时序要求 <sup>(1)</sup> .....                            | 105 |
| 图 6-15 PWM Hi-Z 特性 .....                                         | 106 |
| 表 6-21 在 SYSCLKOUT = ( 60-150MHz ) 时，高分辨率 PWM 开关特性 .....         | 106 |
| 表 6-22 增强型捕捉 (eCAP) 时序要求 <sup>(1)</sup> .....                    | 106 |
| 表 6-23 eCAP 开关特性 .....                                           | 106 |
| 表 6-24 增强型正交编码脉冲 (eQEP) 时序要求 <sup>(1)</sup> .....                | 107 |
| 表 6-25 eQEP 开关特性 .....                                           | 107 |
| 表 6-26 ADC 外部转换开始开关特性 .....                                      | 107 |
| 图 6-16 <b>ADC SOCx0</b> 时序图 .....                                | 107 |
| 表 6-27 外部中断时序要求 <sup>(1)</sup> .....                             | 108 |
| 表 6-28 外部中断开关特性 <sup>(1)</sup> .....                             | 108 |
| 图 6-17 外部中断时序 .....                                              | 108 |
| 表 6-29 I2C 时序 .....                                              | 109 |
| 表 6-30 SPI 主模式外部时序 ( 时钟相位 = 0 ) <sup>(1)(2)(3)(4)(5)</sup> ..... | 110 |
| 图 6-18 SPI 主模式外部时序 ( 时钟相位 = 0 ) .....                            | 111 |
| 表 6-31 SPI 主模式外部时序 ( 时钟相位 = 1 ) <sup>(1)(2)(3)(4)(5)</sup> ..... | 112 |
| 图 6-19 SPI 主模式外部时序 ( 时钟相位 = 1 ) .....                            | 113 |
| 表 6-32 SPI 从模式外部时序 ( 时钟相位 = 0 ) <sup>(1)(2)(3)(4)(5)</sup> ..... | 114 |

|                                                                             |     |
|-----------------------------------------------------------------------------|-----|
| 图 6-20 SPI 从模式外部时序 ( 时钟相位 = 0 ) .....                                       | 115 |
| 表 6-33 SPI 从模式外部时序 ( 时钟相位 = 1 ) <sup>(1)(2)(3)(4)</sup> .....               | 116 |
| 图 6-21 SPI 从模式外部时序 ( 时钟相位 = 1 ) .....                                       | 116 |
| 表 6-34 ADC 电气特性 ( 在推荐的运行条件 ) <sup>(1)(2)</sup> .....                        | 117 |
| 图 6-22 ADC 上电控制位时序 .....                                                    | 118 |
| 表 6-35 ADC 上电延迟 .....                                                       | 118 |
| 表 6-36 不同 ADC 配置的典型电流消耗 ( 在 7.5MHz ADCCLK 上 ) <sup>(1)(2)</sup> .....       | 118 |
| 图 6-23 ADC 输入阻抗模型 .....                                                     | 119 |
| 图 6-24 顺序采样模式 ( 单通道 ) 时序 .....                                              | 120 |
| 表 6-37 顺序采样模式时序 .....                                                       | 120 |
| 图 6-25 同步采样模式 ( 双通道 ) 时序 .....                                              | 121 |
| 表 6-38 同步采样模式时序 .....                                                       | 121 |
| 表 6-39 McBSP 时序要求 <sup>(1)(2)</sup> .....                                   | 123 |
| 表 6-40 McBSP 开关特性 <sup>(1)(2)</sup> .....                                   | 124 |
| 图 6-26 McBSP 接收时序 .....                                                     | 125 |
| 图 6-27 McBSP 发送时序 .....                                                     | 125 |
| 表 6-41 McBSP 作为 SPI 主、从模式时序要求 ( CLKSTP=10b , CLKXP=0 ) .....                | 126 |
| 表 6-42 McBSP 作为 SPI 主、从模式开关特性 ( CLKSTP=10b , CLKXP=0 ) .....                | 126 |
| 图 6-28 McBSP 作为 SPI 主、从模式时序 : CLKSTP=10b , CLKXP=0 .....                    | 126 |
| 表 6-43 McBSP 作为 SPI 主、从模式时序要求 ( CLKSTP=11b , CLKXP=0 ) .....                | 127 |
| 表 6-44 McBSP 作为 SPI 主、从模式开关特性 ( CLKSTP=11b , CLKXP=0 ) .....                | 127 |
| 图 6-29 McBSP 作为 SPI 主、从模式时序 : CLKSTP=11b , CLKXP=0 .....                    | 127 |
| 表 6-45 McBSP 作为 SPI 主、从模式时序要求 ( CLKSTP=10b , CLKXP=1 ) .....                | 128 |
| 表 6-46 McBSP 作为 SPI 主、从模式开关特性 ( CLKSTP=10b , CLKXP=1 ) .....                | 128 |
| 图 6-30 McBSP 作为 SPI 主、从模式时序 : CLKSTP=10b , CLKXP=1 .....                    | 128 |
| 表 6-47 McBSP 作为 SPI 主、从模式时序要求 ( CLKSTP=11b , CLKXP=1 ) .....                | 129 |
| 表 6-48 McBSP 作为 SPI 主、从模式开关特性 ( CLKSTP=11b , CLKXP=1 ) <sup>(1)</sup> ..... | 129 |
| 图 6-31 McBSP 作为 SPI 主、从模式时序 : CLKSTP=11b , CLKXP=1 .....                    | 129 |
| 表 6-49 闪存对于 ( S ) 温度材料的耐受度 <sup>(1)</sup> .....                             | 130 |
| 表 6-50 150MHz SYSCLKOUT 上的闪存参数 .....                                        | 130 |
| 表 6-51 闪存 / OTP 访问时序 .....                                                  | 130 |
| 表 6-52 闪存数据保持持续时间 .....                                                     | 130 |
| 表 6-53 不同频率上所需最小的闪存 / 一次性可编程 ( OTP ) 等待状态 .....                             | 130 |
| 表 7-1 散热模型 100 引脚 QP 结果 .....                                               | 132 |

# 1. 产品特征

- 高性能静态 CMOS 技术
  - 高达 100MHz ( 10ns 周期时间 )
  - 1.8V 转 1.5V 内核 , 3.3V I/O 设计
- 高性能 32 位 CPU
  - IEEE-754 单精度浮点单元 ( FPU )
  - 16 x 16 和 32 x 32 乘加运算 (MAC)
  - 16 x 16 双 乘加
  - 哈佛 (Harvard) 总线架构
  - 快速中断响应和处理
  - 统一存储器编程模型
  - 高效代码 ( 使用 C/C++ 和汇编语言 )
- 6 通道 DMA 处理器 ( 用于 ADC , McBSP , ePWM , XINTF 和 SARAM )
- 片载存储器
  - 256Kx16 闪存 , 34Kx16 SARAM
  - 1K x 16 一次性可编程 (OTP) ROM
- 引导 ROM (8K X 16)
  - 支持软件引导模式 ( 通过 SCI,SPI,CAN,I2C,McBSP,XINTF 和并行 I/O )
  - 标准数学表
- 时钟和系统控制
  - 支持动态锁相环 (PLL) 比率变化
  - 片载振荡器
  - 看门狗定时器模块
- GPIO0 到 GPIO34 引脚可以连接到八个外部内核中断其中的一个
- 可支持全部 58 个外设中断的外设中断扩展(PIE)块
- 128 位安全密钥/锁
  - 保护闪存 / OTP/RAM 模块
  - 防止固件逆向工程
- 低功耗模式和省电模式
  - 支持 IDLE 、 STANDBY 、 HALT 模式
- 字节序 : 小端序
- 增强型控制外设
  - 多达 16 个脉宽调制 (PWM) 输出
  - 高达 6 个支持 150ps 微边界定位 (MEP) 分辨率的高分辨率脉宽调制器 (HRPWM) 输出
  - 高达 6 个事件捕捉输入
  - 多达 2 个正交编码器接口
  - 8 个 32 位定时器 ( 6 个 eCAP , 2 个 eQEP )
  - 9 个 16 位定时器 ( 6 个 ePWM , 3 个 XINTCTR )
- 三个 32 位 CPU 定时器
- 串行端口外设
  - 2 个控制器局域网 (CAN) 模块
  - 2 个 SCI (UART) 模块
  - 2 个 McBSP 模块 ( McBSP-A/B 可配置为 SPI )
  - 1 个 SPI 模块
  - 1 个内部集成电路 (I2C) 总线
- 12 位模数转换器 (ADC) , 16 个通道
  - 12 位 —(267ns 转换时间 @7.5MHz ADC\_CLK)
  - 16 个通道 ( 2 x 8 输入复用 )
  - 2 个采样保持
  - 顺序/并发转换模式
  - 内部或者外部基准
- 35 路复用 (GPIO) 引脚
- JTAG 边界扫描支持
- 高级仿真特性
  - 分析和断点功能
  - 硬件实时调试
- 开发支持包括
  - ANSI C/C++ 编译器/汇编语言/连接器
  - Code Composer Studio
  - 数字电机控制和数字电源软件库
- ESD:2000V
- 封装选项:
  - LQFP100
- 温度选项:
  - S1 : -55°C 至 125° ( 筛选 )

## 2. AVP32F08 简介

AVP32F08 是根据 LQFP100 引脚资源，特殊定义的一款高性能 DSP，芯片内部采用 AVP32F335 相同的芯片设计。表 2-1 列出了该型号 DSP 的主要特性。

### 2.1 器件特性

表 2-1 AVP32F08 器件的特性

| 特性                              |                    | AVP32F08QP100S1       |
|---------------------------------|--------------------|-----------------------|
| 指令周期                            |                    | 10ns                  |
| 浮点单元                            |                    | 支持                    |
| 3.3V 片载闪存 ( 16 位字 )             |                    | 256K                  |
| 单周期访问RAM (SARAM) ( 16 位字 )      |                    | 34K                   |
| 一次性可编程(OTP) ROM ( 16 位字 )       |                    | 1K                    |
| 针对片载闪存 / SARAM/OTP 块的代码安全       |                    | 支持                    |
| 引导ROM (8K X 16)                 |                    | 支持                    |
| 16/32 位外部接口 ( XINTF )           |                    | 支持                    |
| 6 通道直接内存存取(DMA)                 |                    | 支持                    |
| PWM 输出                          |                    | ePWM1/2/3/4/5/6       |
| HRPWM 通道                        |                    | ePWM1A/2A/3A/4A/5A/6A |
| 32 位CAPTURE 输入或者辅助PWM 输出        |                    | eCAP1/2/3/4/5/6       |
| 32 位正交编码器脉冲(QEP) 通道 ( 四个输入/通道 ) |                    | eQEP1/2               |
| 看门狗定时器                          |                    | 支持                    |
| ADC                             | 通道的数量              | 16                    |
|                                 | MSPS               | 3.75                  |
|                                 | 转换时间               | 267 ns@7.5M ADC_CLK   |
| 32 位CPU 定时器                     |                    | 3                     |
| 多通道缓冲串行端口(McBSP)/ SPI           |                    | 2(A/B)                |
| 串行外设接口(SPI)                     |                    | 1                     |
| 串行通信接口(SCI)                     |                    | 2(A/B)                |
| 增强型控制器局域网络(eCAN)                |                    | 2(A/B)                |
| 内部集成电路(I2C)                     |                    | 1                     |
| 通用I/O 引脚 ( 共享 )                 |                    | 35                    |
| 外部中断                            |                    | 8                     |
| 封装                              | LQFP100            | 支持                    |
| 温度选项                            | S1 : -55°C 至 125°C | LQFP100               |

## 2.2 产品编码

AVP32F08 产品代号编码规则：



## 2.3 引脚分配

[图 2-1](#) 显示了 100 引脚薄型四方扁平封装 ( LQFP ) 引脚分配。表 2-2 说明了每个引脚的功能。



图 2-1 AVP32F08 100 引脚 QP ( LQFP 顶视图 )

## 2.4 信号说明

[表 2-1](#) 逐一列出了该型号器件引脚的功能命名、编号及其功能描述。GPIO 功能（用粗斜体显示）是复位时的默认值，它们下面列出的外设信号是复用功能。有些外设功能并不在所有器件上提供。详细信息请见 [表 2-1](#) 和 [表 2-2](#)。输入不是 5V 耐压。所有能够产生 XINTF 输出功能的引脚有 8mA（典型）的驱动强度。即使引脚没有配置 XINTF 功能，也有此驱动能力。所有其他引脚为 4mA 驱动力的驱动典型值(除另有注明外)。所有 GPIO 引脚为 I/O/Z 且有一个内部上拉电阻，此内部上拉电阻可在每个引脚上有选择性的启用/禁用。此特性仅适用于 GPIO 引脚。器件复位时，GPIO0-GPIO11 引脚上的上拉特性器件默认禁用，GPIO12-GPIO33 引脚上的上拉特性则默认开启。

**表 2-2 信号说明<sup>(1)</sup>**

| 名称          | 引脚编号<br>LQFP100 | 说明                                                                                                                                                                                                                                                                                                                            |
|-------------|-----------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>JTAG</b> |                 |                                                                                                                                                                                                                                                                                                                               |
| TRST        | 84              | 使用内部下拉电阻进行 JTAG 测试复位。当被驱动为高电平时， <u>TRST</u> 使扫描系统获得器件运行的控制权。如果这个信号未连接或者被驱动至低电平，此器件在功能模式下运转，并且测试复位信号被忽略。注释： <u>TRST</u> 是一个高电平有效测试引脚并且必须在正常器件运行期间一直保持低电平。在这个引脚上需要一个外部下拉电阻器。这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。通常一个 2.2kΩ 电阻器可提供足够的保护。由于这是应用专用的，建议针对调试器和应用正确运行对每个目标板进行验证。 (I, ↓)                                                  |
| TCK         | 75              | 带有内部上拉电阻 (I, ↑) 的 JTAG 测试时钟                                                                                                                                                                                                                                                                                                   |
| TMS         | 74              | 带有内部上拉电阻器的 JTAG 测试模式选择 (TMS)。这个串行控制输入在 TCK 上升沿上的 TAP 控制器中计时。 (I, ↑)                                                                                                                                                                                                                                                           |
| TDI         | 73              | 带有内部上拉电阻的 JTAG 测试数据输入 (TDI)。TDI 在 TCK 的上升沿上所选择的寄存器 (指令或者数据) 内计时。 (I, ↑)                                                                                                                                                                                                                                                       |
| TDO         | 76              | JTAG 扫描输出，测试数据输出 (TDO)。所选寄存器 (指令或者数据) 的内容被从 TCK 下降沿上的 TDO 移出。 (O/Z 8mA 驱动)                                                                                                                                                                                                                                                    |
| EMU0        | 80              | 仿真器引脚 0。当 <u>TRST</u> 被驱动至高电平时，这个引脚被用作一个到 (或者来自) 仿真器系统的中断并且在 JTAG 扫描过程中被定义为输入/输出。这个引脚也被用于将器件置于边界扫描模式中。在 EMU0 引脚处于逻辑高电平状态并且 EMU1 引脚处于逻辑低电平状态时， <u>TRST</u> 引脚的上升沿将把器件锁存在边界扫描模式。 (I/O/Z, 8mA 驱动强度↑) 请注意：建议在这个引脚上连接一个外部上拉电阻器。这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。由于这是应用专用的，建议针对调试器和应用正确运行对每个目标板进行验证。 |
| EMU1        | 81              | 仿真器引脚 1。当 <u>TRST</u> 被驱动至高电平时，这个引脚被用作一个到 (或者来自) 仿真器系统的中断并且在 JTAG 扫描过程中被定义为输入/输出。这个引脚也被用于将器件置于边界扫描模式中。在 EMU1 引脚处于逻辑高电平状态并且 EMU0 引脚处于逻辑低电平状态时， <u>TRST</u> 引脚的上升沿将把器件锁存在边界扫描模式。 (I/O/Z, 8mA 驱动强度↑) 请注意：建议在这个引脚上连接一个外部上拉电阻器。这个电阻器的值应该基于适用于这个设计的调试器推进源代码的驱动强度。通常一个 2.2kΩ 至 4.7kΩ 的电阻器已可以满足要求。由于这是应用专用的，建议针对调试器和应用正确运行对每个目标板进行验证。 |
| <b>其他</b>   |                 |                                                                                                                                                                                                                                                                                                                               |
| VDD3VFL     | 96              | 端口电压 3.3V，外接模拟端口电源。                                                                                                                                                                                                                                                                                                           |

| 名称                  | 引脚编号<br>LQFP100 | 说明                                                                                                                                                                                                                                                 |
|---------------------|-----------------|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| TEST1/<br>VDD15CORE | 97              | 悬空/推荐接内核供电外接退耦电容正端。                                                                                                                                                                                                                                |
| TEST2/<br>VSSCORE   | 98              | 悬空/推荐接内核供电外接退耦电容负端。                                                                                                                                                                                                                                |
| <b>时钟</b>           |                 |                                                                                                                                                                                                                                                    |
| XCLKOUT             | 66              | 取自 SYSCLKOUT 的输出时钟。XCLKOUT 或者 SYSCLKOUT 的频率一样、或者为其一半，或者为其四分之一。这是由位 18 : 16 (XTIMCLK) 和在 XINTCNF2 寄存器中的位 2 (CLKMODE) 控制的。复位时，XCLKOUT=SYSCLKOUT/4。通过将 XINTCNF2 [CLKOFF] 设定为 1，XCLKOUT 信号可被关闭。与其它 GPIO 引脚不同，复位时，不将 XCLKOUT 引脚置于一个高阻抗状态。 (O/Z, 8mA 驱动) |
| XCLKIN              | 90              | 外部振荡器输入。这个引脚被用于从一个外部 3.3V 振荡器反馈入一个时钟。在这种情况下，X1 引脚必须连接到 GND。如果使用到了晶振/谐振器（或 1.8V 外部振荡器被用来把时钟馈入 X1 引脚），此引脚必须连接到 GND。 (I)                                                                                                                              |
| X1                  | 88              | 内部/外部振荡器输入。为了使用这个振荡器，一个石英晶振或者一个陶瓷电容器必须被连接在 X1 和 X2 上。X1 引脚以 1.8V 内核数字电源为基准。一个 1.8V 外部振荡器也可被连接至 X1 引脚。在这种情况下，XCLKIN 引脚必须接地。如果一个 3.3V 外部振荡器与 XCLKIN 引脚一起使用的话，X1 必须接至 GND。 (I)                                                                        |
| X2                  | 86              | 内部振荡器输出。可将一个石英晶振或者一个陶瓷电容器连接在 X1 和 X2。如果 X2 未使用，它必须保持在未连接状态。 (O)                                                                                                                                                                                    |
| <b>复位</b>           |                 |                                                                                                                                                                                                                                                    |
| XRS                 | 78              | 器件复位（输入）和看门狗复位（输出）。器件复位。XRS 导致器件终止执行。PC 将指向包含在位置 0x3FFFC0 中的地址。当 XRS 被置为高电平时，在 PC 指向的位置开始执行。当一个看门狗复位发生时，这个引脚被 DSP 驱动至低电平。看门狗复位期间，在 512 个 OSCCLK 周期的看门狗复位持续时间内，XRS 引脚被驱动为低电平。 (I/OD, ↑)这个引脚的输出缓冲器是一个有内部上拉电阻的开漏器件。建议由一个开漏器件驱动这个引脚。                   |
| <b>ADC 信号</b>       |                 |                                                                                                                                                                                                                                                    |
| ADCINA7             | 16              | ADC 组 A，通道 7 输入 (I)                                                                                                                                                                                                                                |
| ADCINA6             | 17              | ADC 组 A，通道 6 输入 (I)                                                                                                                                                                                                                                |
| ADCINA5             | 18              | ADC 组 A，通道 5 输入 (I)                                                                                                                                                                                                                                |
| ADCINA4             | 19              | ADC 组 A，通道 4 输入 (I)                                                                                                                                                                                                                                |
| ADCINA3             | 20              | ADC 组 A，通道 3 输入 (I)                                                                                                                                                                                                                                |
| ADCINA2             | 21              | ADC 组 A，通道 2 输入 (I)                                                                                                                                                                                                                                |
| ADCINA1             | 22              | ADC 组 A，通道 1 输入 (I)                                                                                                                                                                                                                                |
| ADCINA0             | 23              | ADC 组 A，通道 0 输入 (I)                                                                                                                                                                                                                                |
| ADCINB7             | 34              | ADC 组 B，通道 7 输入 (I)                                                                                                                                                                                                                                |
| ADCINB6             | 33              | ADC 组 B，通道 6 输入 (I)                                                                                                                                                                                                                                |
| ADCINB5             | 32              | ADC 组 B，通道 5 输入 (I)                                                                                                                                                                                                                                |
| ADCINB4             | 31              | ADC 组 B，通道 4 输入 (I)                                                                                                                                                                                                                                |
| ADCINB3             | 30              | ADC 组 B，通道 3 输入 (I)                                                                                                                                                                                                                                |
| ADCINB2             | 29              | ADC 组 B，通道 2 输入 (I)                                                                                                                                                                                                                                |
| ADCINB1             | 28              | ADC 组 B，通道 1 输入 (I)                                                                                                                                                                                                                                |
| ADCINB0             | 27              | ADC 组 B，通道 0 输入 (I)                                                                                                                                                                                                                                |
| ADCLO               | 24              | 低基准（连接至模拟接地）(I)                                                                                                                                                                                                                                    |
| ADCRESEXT           | 38              | ADC 外部电流偏置电阻器。将一个 22kΩ 电阻器接至模拟接地。                                                                                                                                                                                                                  |
| ADCREFIN            | 35              | 外部基准输入 (I)                                                                                                                                                                                                                                         |
| ADCREFP             | 37              | 内部基准正输出。<br>要求通过一个低等效串联电阻 (ESR < 1.5Ω) 的 10μF 陶瓷旁通电容器接至模拟接地。<br>注释：使用 ADC 时钟速率从系统使用的电容器数据表中提取 ESR 技术规范。                                                                                                                                            |
| ADCREFM             | 36              | 内部基准中输出。要求将一个低等效串联电阻 (ESR < 1.5Ω) 的 10μF 陶瓷旁通电容器接至模拟接地。<br>注释：使用 ADC 时钟速率从系统使用的电容器数据表中提取 ESR 技术规范。                                                                                                                                                 |
| <b>供电及接地</b>        |                 |                                                                                                                                                                                                                                                    |

| 名称                                 | 引脚编号<br>LQFP100 | 说明                                                                                       |
|------------------------------------|-----------------|------------------------------------------------------------------------------------------|
| VDDA2                              | 15              | ADC 模拟电源引脚                                                                               |
| VSSA2                              | 14              | ADC 模拟接地引脚                                                                               |
| VDDA10                             | 26              | ADC 模拟 I/O 电源引脚                                                                          |
| VSSA10                             | 25              | ADC 模拟 I/O 接地引脚                                                                          |
| VDD1A18                            | 12              | ADC 模拟电源引脚                                                                               |
| VSS1AGND                           | 13              | ADC 模拟接地引脚                                                                               |
| VDD2A18                            | 40              | ADC 模拟电源引脚                                                                               |
| VSS2AGND                           | 39              | ADC 模拟接地引脚                                                                               |
| VDD                                | 10              | CPU 和逻辑数字电源引脚                                                                            |
| VDD                                | 42              |                                                                                          |
| VDD                                | 59              |                                                                                          |
| VDD                                | 68              |                                                                                          |
| VDD                                | 85              |                                                                                          |
| VDD                                | 93              |                                                                                          |
| VDDIO                              | 3               | 数字 I/O 电源引脚                                                                              |
| VDDIO                              | 46              |                                                                                          |
| VDDIO                              | 65              |                                                                                          |
| VDDIO                              | 82              |                                                                                          |
| VSS                                | 2               | 数字接地引脚                                                                                   |
| VSS                                | 11              |                                                                                          |
| VSS                                | 41              |                                                                                          |
| VSS                                | 49              |                                                                                          |
| VSS                                | 55              |                                                                                          |
| VSS                                | 62              |                                                                                          |
| VSS                                | 69              |                                                                                          |
| VSS                                | 77              |                                                                                          |
| VSS                                | 87              |                                                                                          |
| VSS                                | 89              |                                                                                          |
| VSS                                | 94              |                                                                                          |
| <b>GPIO 和外设信号</b>                  |                 |                                                                                          |
| GPIO0<br>EPWM1A                    | 47              | 通用输入/输出 0 (I/O/Z)<br>增强型 PWM1 输出 A 和 HRPWM 通道 (0)                                        |
| GPIO1<br>EPWM1B<br>ECAP6<br>MFSRB  | 44              | 通用输入/输出 1 (I/O/Z)<br>增强型 PWM1 输出 B (0)<br>增强型捕捉 6 输入/输出 (I / O)<br>McBSP-B 接收帧同步 (I / O) |
| GPIO2<br>EPWM2A                    | 45              | 通用输入/输出 2 (I/O/Z)<br>增强型 PWM2 输出 A 和 HRPWM 通道 (0)                                        |
| GPIO3<br>EPWM2B<br>ECAP5<br>MCLKRB | 48              | 通用输入/输出 3 (I/O/Z)<br>增强型 PWM2 输出 B (0)<br>增强型捕捉 5 输入/输出 (I / O)<br>McBSP-B 接收帧同步 (I / O) |
| GPIO4<br>EPWM3A                    | 51              | 通用输入/输出 4 (I/O/Z)<br>增强型 PWM3 输出 A 和 HRPWM 通道 (0)                                        |
| GPIO5<br>EPWM3B<br>MFSRA<br>ECAP1  | 53              | 通用输入/输出 5 (I/O/Z)<br>增强型 PWM3 输出 B (0)<br>McBSP-B 接收帧同步 (I / O)<br>增强型捕捉输入/输出 1 (I / O)  |

| 名称                                              | 引脚编号<br>LQFP100 | 说明                                                                                                                                                                                                                                                                                                                                                              |
|-------------------------------------------------|-----------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| GPIO6<br>EPWM4A<br>EPWMSYNCI<br>EPWMSNCO        | 56              | 通用输入/输出 6 (I/O/Z)<br>增强型 PWM4 输出 A 和 HRPWM 通道 (O)<br>外部 ePWM 同步脉冲输入 (I)<br>外部 ePWM 同步脉冲输出 (O)                                                                                                                                                                                                                                                                   |
| GPIO7<br>EPWM4B<br>MCLKRA<br>ECAP2              | 58              | 通用输入/输出 7 (I/O/Z)<br>增强型 PWM4 输出 B (O)<br>McBSP-B 接收时钟 (I / O)<br>增强型捕捉输入/输出 2 (I / O)                                                                                                                                                                                                                                                                          |
| GPIO8<br>EPWM5A<br>CANTXB<br><u>ADCSOCAO</u>    | 60              | 通用输入/输出 8 (I/O/Z)<br>增强型 PWM5 输出 A 和 HRPWM 通道 (O)<br>增强型 CAN-B 传输 (O)<br>ADC 转换启动 A (O)                                                                                                                                                                                                                                                                         |
| GPIO9<br>EPWM5B<br>SCITXDB<br>ECAP3             | 61              | 通用输入/输出 9 (I/O/Z)<br>增强型 PWM5 输出 B (O)<br>SCI-B 发送数据 (I/O)<br>增强型捕捉输入/输出 3 (I/O)                                                                                                                                                                                                                                                                                |
| GPIO10<br>EPWM6A<br>CANRXB<br><u>ADCSOCBO</u>   | 64              | 通用输入/输出 10 (I/O/Z)<br>增强型 PWM6 输出 A 和 HRPWM 通道 (O)<br>增强型 CAN-B 接收 (I)<br>ADC 转换启动 B (O)                                                                                                                                                                                                                                                                        |
| GPIO11<br>EPWM6B<br>SCIRXDB<br>ECAP4            | 70              | 通用输入/输出 11 (I/O/Z)<br>增强型 PWM6 输出 B (O)<br>SCI-B 接收数据 (I)<br>增强型 CAP 输入/输出 4 (I/O)                                                                                                                                                                                                                                                                              |
| GPIO12<br><u>TZ1</u><br>CANTXB<br>MDXB          | 1               | 通用输入/输出 12 (I/O/Z)<br>触发区输入 1 (I)<br>增强型 CAN-B 传输 (O)<br>McBSP-B 串行数据传输 (O)                                                                                                                                                                                                                                                                                     |
| GPIO13<br><u>TZ2</u><br>CANRXB<br>MDRB          | 95              | 通用输入/输出 13 (I/O/Z)<br>触发区输入 2 (I)<br>增强型 CAN-B 接收 (I)<br>McBSP-B 串行数据接收 (I)                                                                                                                                                                                                                                                                                     |
| GPIO14<br><u>TZ3/XHOLD</u><br>SCITXDB<br>MCLKXB | 8               | 通用输入/输出 14 (I/O/Z)<br>触发区输入 3/外部保持请求 <u>XHOLD</u> ，当有效时 (低电平)，请求外部接口 XINIF 释放外部总线并将所有总线和选通脉冲置于一个高阻抗状态。为阻止该事件的发生，当 <u>TZ3</u> 信号变为有效，通过写入 XINTCNF2[HOLD] = 1 来禁用此功能。如果没有这样做，XINTF 总线将在 TZ3 变为低电平时随时进入高阻抗状态。在 ePWM 端， <u>TZn</u> 信号在默认情况下被忽略，除非它们由代码启用。当任一当前的访问完成并且在 XINIF 上没有等待的访问时，XINIF 将释放总线。 (I)<br>SCI-B 传输 (O)<br>McBSP-B 传输时钟 (I/O)                       |
| GPIO15<br><u>TZ4/XHOLDA</u><br>SCIRXDB<br>MFSXB | 9               | 通用输入/输出 15 (I/O/Z)<br>触发区输入 4/ 外部保持确认。在 GPADIR 寄存器中，此选项的引脚功能基于所选择的方向。如果此引脚被配置为输入，则 <u>TZ4</u> 功能就会被选择。如果此引脚被配置为输出，则 <u>XHOLDA</u> 功能就会被选择。当 XININ 已经准予一个 <u>XHOLD</u> 请求时， <u>XHOLDA</u> 被驱动至有效 (低电平)。所有 XINIF 总线和选通闸门将处于高阻抗状态。当 <u>XHOLD</u> 信号被释放时， <u>XHOLDA</u> 被释放。当 <u>XHOLDA</u> 为有效 (低电平) 时，外部器件应该只驱动外部总线。 (I/O)<br>SCI-B 接收 (I)<br>McBSP-B 传输帧同步 (I/O) |
| GPIO16<br>SPISIMOA<br>CANTXB<br><u>TZ5</u>      | 50              | 通用输入/输出 16 (I/O/Z)<br>SPI 从器件输入，主器件输出 (I/O)<br>增强型 CAN-B 发送 (O)<br>触发区输入 5 (I)                                                                                                                                                                                                                                                                                  |
| GPIO17<br>SPISOMIA<br>CANRXB<br><u>TZ6</u>      | 52              | 通用输入/输出 17 (I/O/Z)<br>SPI-A 从器件输出，主器件输入 (I/O)<br>增强型 CAN-B 接收 (I)<br>触发区输入 6 (I)                                                                                                                                                                                                                                                                                |

| 名称                                              | 引脚编号<br>LQFP100 | 说明                                                                                 |
|-------------------------------------------------|-----------------|------------------------------------------------------------------------------------|
| GPIO18<br>SPICLKA<br>SCITXDB<br>CANRXA          | 54              | 通用输入/输出 18 (I/O/Z)<br>SPI-A 时钟输入/输出 (I/O)<br>SCI-B 传输 (O)<br>增强型 CAN-A 接收 (I)      |
| GPIO19<br><u>SPISTEA</u><br>SCIRXDB<br>CANTXA   | 57              | 通用输入/输出 19 (I/O/Z)<br>SPI-A 从器件发送使能 (I/O)<br>SCI-B 接收 (I)<br>增强型 CAN-A 传输 (O)      |
| GPIO20<br>EQEP1A<br>MDXA<br>CANTXB              | 63              | 通用输入/输出 20 (I/O/Z)<br>增强型 QEP1 输入 A (I)<br>McBSP-A 串行数据传输 (O)<br>增强型 CAN-B 传输 (O)  |
| GPIO21<br>EQEP1B<br>MDRA<br>CANRXB              | 67              | 通用输入/输出 21 (I/O/Z)<br>增强型 QEP1 输入 B (I)<br>McBSP-A 串行数据接收 (I)<br>增强型 CAN-B 接收 (I)  |
| GPIO22<br>EQEP1S<br>MCLKXA<br>SCITXDB           | 71              | 通用输入/输出 22 (I/O/Z)<br>增强型 QEP1 选通脉冲 (I/O)<br>McBSP-A 传输时钟 (I/O)<br>SCI-B 传输 (O)    |
| GPIO23<br>EQEP1I<br>MFSXA<br>CIRXDB             | 72              | 通用输入/输出 23 (I/O/Z)<br>增强型 QEP1 索引 (I/O)<br>McBSP-A 传输帧同步 (I/O)<br>SCI-B 接收 (I)     |
| GPIO24<br>ECAP1<br>EQEP2A<br>MDXB               | 83              | 通用输入/输出 24 (I/O/Z)<br>增强型捕获 1 (I/O)<br>增强型 QEP2 输入 A (I)<br>McBSP-B 串行数据传输 (O)     |
| GPIO25<br>ECAP2<br>EQEP2B<br>MDRB               | 91              | 通用输入/输出 25 (I/O/Z)<br>增强型捕获 2 (I/O)<br>增强型 QEP2 输入 B (I)<br>McBSP-B 串行数据接收 (I)     |
| GPIO26<br>ECAP3<br>EQEP2I<br>MCLKXB             | 99              | 通用输入/输出 26 (I/O/Z)<br>增强型捕获 3 (I/O)<br>增强型 QEP2 索引 (I/O)<br>McBSP-B 传输时钟 (I/O)     |
| GPIO27<br>ECAP4<br>EQEP2S<br>MFSXB              | 79              | 通用输入/输出 27 (I/O/Z)<br>增强型捕获 4 (I/O)<br>增强型 QEP2 选通脉冲 (I/O)<br>McBSP-B 传输帧同步 (I/O)  |
| GPIO28<br>SCIRXDA<br><u>XZCS6</u>               | 92              | 通用输入/输出 28 (I/O/Z)<br>SCI 接收数据 (I)<br>外部接口区域 6 芯片选择 (O)                            |
| GPIO29<br>SCITXDA<br>XA19                       | 4               | 通用输入/输出 29. (I/O/Z)<br>SCI 传输数据 (O)<br>外部接口地址线路 19 (O)                             |
| GPIO30<br>CANRXA<br>XA18                        | 6               | 通用输入/输出 30 (I/O/Z)<br>增强型 CAN-A 接收 (I)<br>外部接口地址线路 18 (O)                          |
| GPIO31<br>CANTXA<br>XA17                        | 7               | 通用输入/输出 31 (I/O/Z)<br>增强型 CAN-A 传输 (I)<br>外部接口地址线路 17 (O)                          |
| GPIO32<br>SDAA<br>EPWMSYNCI<br><u>ADCSOC</u> AO | 100             | 通用输入/输出 32 (I/O/Z)<br>I2C 数据开漏双向端口 (I/O)<br>增强型 PWM 外部同步脉冲输入 (I)<br>ADC 转换启动 A (O) |

| 名称                                                    | 引脚编号<br>LQFP100 | 说明                                                                                                                                  |
|-------------------------------------------------------|-----------------|-------------------------------------------------------------------------------------------------------------------------------------|
| GPIO33<br>SCLA<br><u>EPWMSYNC0</u><br><u>ADCSOCBO</u> | 5               | 通用输入/输出 33 (I/O/Z)<br>I2C 时钟开漏双向端口 (I/OD)<br>增强型 PWM 外部同步脉冲输出 (O)<br>ADC 转换启动 B(O)                                                  |
| GPIO34<br>ECAP1<br>XREADY                             | 43              | 通用输入/输出 34 (I/O/Z)<br>增强型捕捉输入/输出 1 (I/O)<br>外部接口就绪信号。请注意，此引脚始终是 (直接) 连接到 XINTF 的。如果一个应用程序使用引脚作为 GPIO，同时还使用了 XINTF，则应配置 XINTF 来忽略就绪。 |

(1) I = 输入，O = 输出，Z = 高阻抗，OD = 开漏

## 3 功能概述

### 3.1 功能框图



图 3-1 功能框图

## 3.2 内存映射

从图 3-2，采用的命名规则如下：

- 内存块不可缩放。
- 外设帧 0，外设帧 1，外设帧 2 和外设帧 3 内存映射只限于数据内存。用户程序不能访问这些处于程序空间内的内存映射。
- 受保护意味着“写后读操作”的顺序被保存，而不是保存流水线顺序。
- 特定内存区域受 EALLOW 保护以防止配置之后的假写入。
- 位置 0x380080-0x38008F 包含 ADC 校准程序。不支持用户编程修改。
- 如果 eCAN 模块未在应用中使用，提供的 RAM ( LAM, MOTS, MOTO 和邮箱 RAM ) 可被用作通用 RAM。为实现这一功能 CAN 模块时钟应被启用。



注：一次只能启用这些向量映射中的一个：M0向量、PIE向量、BPOM向量。

**图 3-2 AVP32F08 内存映射**

表 3-1 AVP32F08 中闪存扇区的地址

| 地址范围                | 程序和数据空间                |
|---------------------|------------------------|
| 0x30 0000-0x30 7FFF | 扇区 H (32K x 16)        |
| 0x30 8000-0x30 FFFF | 扇区 G (32K x 16)        |
| 0x31 0000-0x31 7FFF | 扇区 F (32K x 16)        |
| 0x31 8000-0x31 FFFF | 扇区 E (32K x 16)        |
| 0x32 0000-0x32 7FFF | 扇区 D (32K x 16)        |
| 0x32 8000-0x32 FFFF | 扇区 C (32K x 16)        |
| 0x33 0000-0x33 7FFF | 扇区 B (32K x 16)        |
| 0x33 8000-0x33 FF7F | 扇区 A (32K x 16)        |
| 0x33 FF80-0x33 FFF5 | 当使用代码安全模块时，编程至 0x0000  |
| 0x33 FFF6-0x33 FFF7 | 引导至闪存进入点（程序分支指令）       |
| 0x33 FFF8-0x33 FFFF | 安全密码 (128 位) (不要设定为全零) |

## 注

- 当代码安全密码被编辑时，0x33FF80 到 0x33FFF5 间的所有地址不能被用作程序代码或者数据。这些位置必须被设定为 0x0000。
- 如果代码安全特性未被使用，地址 0x33FF80 至 0x33FFEF 可被用于代码或者数据。地址 0x33FF0-0x33FF5 为数据保留且不能包含程序代码。

表 3-2 显示如何处理这些内存地址。

表 3-2 使用安全代码模块的影响

| 地址范围              | 闪存          |          |
|-------------------|-------------|----------|
|                   | 代码安全被启用     | 代码安全被禁用  |
| 0x33FF80-0x33FFEF | 用 0x0000 填充 | 应用代码和数据。 |
| 0x33FFF0-0x33FFF5 |             | 只为数据保留。  |

外设帧 1，外设帧 2 以及外设帧 3 为一组，成为“受保护的写入/读取外设块”。 “受保护”模式确保对这些所有的访问与文档中描述的一致。由于 ADP32Fx 的流水线，在对不同内存位置读取之前的写入操作将以倒序的方式出现在 CPU 内存总线上。这会导致特定外设应用中用户认为写入会首先发生（如文档所描述的那样）。ADP32Fx CPU 支持一个块保护模式，在这个模式中，可对一个内存区域进行保护，以确保操作按照本文档所描述的那样进行（代价是会增加额外的周期以校正运行）。可对这个模式进行编程，并且默认情况下，它将保护所选的区域。

针对内存映射区域内不同空间的等待状态列在表 3-3 中。

**表 3-3 等待状态**

| 区域 (AREA)            | 等待状态(CPU)                                      | 等待状态<br>( DMA ) <sup>(1)</sup>    | 注释                                                                                                                                                                                   |
|----------------------|------------------------------------------------|-----------------------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| <b>M0 和 M1 SARAM</b> | 0 - 等待                                         |                                   | 固定的                                                                                                                                                                                  |
| <b>外设帧 0</b>         | 0 - 等待 (写入)<br>1 - 等待 (读取)                     | 0 - 等待 (读取)<br>无权限 (写入)           |                                                                                                                                                                                      |
| <b>外设帧 1</b>         | 0 - 等待 (写入)<br>2 - 等待 (读取)                     | 无访问                               | 周期可由已生成的外设扩展。<br>到外设帧 1 寄存器的背靠背写入操作将生成一个 1 周期停止 (1 周期延迟)。                                                                                                                            |
| <b>外设帧 2</b>         | 0 - 等待 (写入)<br>2 - 写入 (读取)                     | 无访问                               | 固定的 周期不可由外设扩展。                                                                                                                                                                       |
| <b>外设帧 3</b>         | 0 - 等待 (写入)<br>2 - 等待 (读取)                     | 0 - 等待 (写入)<br>1 - 等待 (读取)        | 假定 CPU 和 DMA 间无冲突。                                                                                                                                                                   |
| <b>L0 SARAM</b>      | 0 - 等待                                         | 无访问                               | 假定没有 CPU 冲突                                                                                                                                                                          |
| <b>L1 SARAM</b>      |                                                |                                   |                                                                                                                                                                                      |
| <b>L2 SARAM</b>      |                                                |                                   |                                                                                                                                                                                      |
| <b>L3 SARAM</b>      |                                                |                                   |                                                                                                                                                                                      |
| <b>L4 SARAM</b>      | 0 - 等待数据 (读取)                                  | 0 - 等待                            | 假设 CPU 和 DMA 之间没有冲突。                                                                                                                                                                 |
| <b>L5 SARAM</b>      | 0 - 等待数据 (写入)                                  |                                   |                                                                                                                                                                                      |
| <b>L6 SARAM</b>      | 1 - 等待项目 (读取)                                  |                                   |                                                                                                                                                                                      |
| <b>L7 SARAM</b>      | 1 - 等待项目 (写入)                                  |                                   |                                                                                                                                                                                      |
| <b>XINTF</b>         | 可编程<br><br>0 - 写入缓冲器启用的<br>最小写入等待              | 可编程<br><br>0 - 写入缓冲器启用的<br>最小写入等待 | 通过由 XTIMING 寄存器设定或通过外部 XREADY 信号扩展，来满<br>足系统的时序要求。<br>对于在 XINTF 上的读取和写入，1-等待是在外部波形上的最小等待<br>状态。<br>0 - 等待假定写入缓冲器启用且缓冲器未溢出；<br>假设 CPU 和 DMA 之间没有冲突。当 DMA 和 CPU 尝试同步冲突时，加入 1 周期延迟用于仲裁。 |
| <b>OTP</b>           | 可编程<br>1 - 等待最小                                | 无访问                               | 由闪存寄存器设定。<br>1 - 等待是等待状态所允许的最小数。可在减少的 CPU 频率上<br>执行 1 等待状态操作。                                                                                                                        |
| <b>闪存</b>            | 可编程<br>0 - 页式等待最小值<br>1 - 随机等待最小值<br>随机等待≥页式等待 | 无访问                               | 由闪存寄存器设定。<br>页式访问中不允许 0 - 等待最小                                                                                                                                                       |
| <b>闪存密码</b>          | 16=等待固定                                        | 无访问                               | 密码位置的等待状态是固定的。                                                                                                                                                                       |
| <b>引导 - ROM</b>      | 1 - 等待                                         | 无访问                               | 0 - 等待速度无法实现。                                                                                                                                                                        |

(1) DMA 有一个 4 周期/字的基值。

### 3.3 简要说明

#### 3.3.1 AVP32F08 DSP

此 AVP32F08 (ADP32x+FPU) 系列都属于 ADP32Fx 数字信号控制器(DSP)平台。基于 ADP32x+FPU 的控制器和 Advchip 现有的 ADP32Fx DSP 具有相同的 32 位定点架构，但是还包括一个单精度 (32 位) 的 IEEE754 浮点单元 (FPU)。这是一个非常高效的 C/C++ 引擎，它能使用户用高层次的语言开发他们的系统控制软件，能够使用 C/C++ 开发算术算法。此器件同样可以处理原由微控制器处理的系统控制任务，故在处理 DSP 算术任务时和处理系统控制任务时同样有效。此高效率处理可以节省很多系统对第二个处理器的需求。内置的 32x32 位 MAC64 位处理能力使得控制器能够有效地处理更高的数字分辨率运算问题。带有关键寄存器自动环境保存的快速中断响应，能够让一个器件用最小的延迟处理很多异步事件。还内置有一个具有流水线式存储器访问的 8 级深度受保护的流水线。该流水线式操作使得此器件能够在高速执行而无需求助于昂贵的高速存储器。特别分支超前硬件大大减少了条件不连续而带来的延迟。特别存储条件操作进一步提升了性能。

#### 3.3.2 内存总线 ( 哈弗总线架构 )

与很多 DSP 类型器件一样，多总线被用于在内存和外设以及 CPU 之间传输数据。ADP32Fx 内存总线架构包含：程序读取总线、数据读取总线和数据写入总线。此程序读取总线由 22 条地址线路和 32 条数据线路组成。数据读取和写入总线由 32 条地址线路和 32 条数据线路组成。32 位宽数据总线可实现单周期 32 位运行。多总线结构通常称为“哈弗总线”，使得 ADP32Fx 能够在一个单周期内取一个指令、读取一个数据值和写入一个数据值。所有连接在内存总线上的外设和内存对内存访问进行优先级设定。总的来说，内存总线访问的优先级可概括如下：

**最高级：数据写入** ( 内存总线上不能同时进行数据和程序写入。 )

程序写入 ( 内存总线上不能同时进行数据和程序写入。 )

数据读取

程序读取 ( 内存总线上不能同时进行程序读取和取指令。 )

**最低级：取指令** ( 内存总线上不能同时进行程序读取和取指令。 )

#### 3.3.3 外设总线

为了实现不同进芯电子 (Advchip) DSP 系列器间的外设迁移，AVP32F08 采用了一个针对外设互连的外设总线标准。外设总线桥复用了多种总线，此总线将处理器“内存总线”组装进一个由 16 条地址线路和 16 条或者 32 条数据线路以及相关控制信号组成的单总线中。支持三个版本的外设总线。一个版本只支持 16 位访问 (被称为外设帧 2)。另外一个版本支持 16 位和 32 位访问 (被称为外设帧 1)。第三个版本支持 DMA 访问和 16 位以及 32 位访问 (被称为外设帧 3)。

#### 3.3.4 实时 JTAG 仿真和分析

AVP32F08 器件使用标准的 IEEE1149.1 JTAG 接口。该器件支持实时运行模式，在处理器正在运

行、执行代码并且处理中断时，可修改存储器内容、外设和寄存器位置。用户也可以单步运行非时延敏感代码，同时使能时延敏感的中断指令，而不影响中断正常运行。此器件在 CPU 硬件内执行实时模式。此器件在 CPU 的硬件内执行实时模式。这是 AVP32F08 器件的独特功能，无需软件监控。此外，还提供了特别分析硬件以实现硬件断点或者数据/地址观察点的设置并当一个匹配发生时生成不同的用户可选中断事件。

### 3.3.5 外部接口 ( XINTF ) [引脚功能不支持]

该异步接口由 20 位地址总线，32 位数据总线，和 3 个芯片选信号组成。此芯片选择线路被映射到 3 个外部区域，即区域 0、6 和 7。3 个区域中的每个区域可被设定为不同的等待状态数量、选通信号设置和保持时序，并且每个区域可被外部设定为扩展等待状态或者没有扩展等待状态。设定的等待状态、芯片选择和可编程选通时序可实现到外部存储器和外设的无缝对接。

### 3.3.6 闪存

AVP32F08 器件包含 256Kx16 的嵌入式闪存存储器，被分别放置在 8 个 32Kx16 扇区内。所有器件还包含一个单 1Kx16OTP 内存，其地址范围为 0x380400-0x3807FF。用户能够在不改变其它扇区的同时单独擦除、编辑和验证一个闪存扇区。但是不能使用闪存的一个扇区或者这个 OTP 来执行擦除/编辑其它扇区的闪存算法。闪存模块内置的特殊内存流水线操作具有更高的性能。闪存/OTP 被映射到程序和数据空间，它可被用于执行代码或者存储数据信息。但是地址 0x33FFF0-0x33FFF5 保留为数据变量，且不应包含程序代码。

---

#### 注

闪存和 OTP 等待状态可由应用配置。这使得运行在较低频率上的应用能够将闪存配置为使用较少的等待状态。

可通过在闪存选项寄存器中启用闪存流水线操作模式来提升闪存的性能。这个模式被启用时，线性代码执行的性能将远远快于只由等待状态配置所表示的原始性能。使用闪存流水线模式的准确性能增加依应用而定。

---

### 3.3.7 M0 , M1 SARAM

所有 AVP32F08 器件包含这两块单周期访问内存，每一块 SRAM 的大小为 1K x 16。复位时堆栈指针指向块 M1 的开始位置。M0 和 M1 块与所有其它 ADP32Fx 器件上的内存块一样被映射到程序和数据空间。用户能够使用 M0 和 M1 来执行代码或者存储数据变量。分区在连接器内执行。ADP32Fx 器件提供了用高级语言编程变得更加容易的到编程器的统一内存映射。

### 3.3.8 L0 , L1 , L2 , L3 , L4 , L5 , L6 , L7 SARAM

AVP32F08 器件含有 32K x 16 的单周期访问 RAM。每个被分为 8 个区块 (L0-L7 且每块 4K)。每个块可被独立访问大大减少了 CPU 管线延迟。这些块被映射到程序和数据空间。L4 , L5 , L6 , L7 可由 DMA 访问。

### 3.3.9 引导 ROM

引导 ROM 由厂家使用引导载入软件进行设定。引导 ROM 程序在器件复位后，检查四个 GPIO 引脚状态后确认芯片进入相应的引导模式。例如，用户可以选择执行已经出现在内部闪存中的代码或者通过几个串行端口中的一个将全新的程序下载至内部 RAM。引导 ROM 还包含用于数学相关算法中的标准表，例如 SIN/COS 波形。

表 3-4 引导模式选择

| 模式 | GPIO18/SPICL<br>KA | GPIO29/SCITX<br>DA | GPIO34 | 模式 <sup>(1)</sup> |
|----|--------------------|--------------------|--------|-------------------|
| 7  | 1                  | 1                  | 1      | 跳转到闪存             |
| 6  | 1                  | 1                  | 0      | SCI-A boot        |
| 5  | 1                  | 0                  | 1      | SPI-A boot        |
| 4  | 1                  | 0                  | 0      | I2C-A boot        |
| 3  | 0                  | 1                  | 1      | ECANA boot        |
| 2  | 0                  | 1                  | 0      | Boot to M0-SARAM  |
| 1  | 0                  | 0                  | 1      | Boot to OTP       |
| 0  | 0                  | 0                  | 0      | 并行引导 GPIO0~GPIO15 |

(1) 所有的 3 个 GPIO 引脚都有内部上拉电阻

### 3.3.9.1 引导加载器使用的外设引脚

[表 3-5](#) 显示了每一个外设引导加载器所使用的 GPIO 引脚。参考 GPIO 复用表以避免与任一外设的冲突使用。

表 3-5 外设引导加载引脚

| 引导加载器 | 外设加载器引脚                                                                                          |
|-------|--------------------------------------------------------------------------------------------------|
| SCI-A | SCIRXDA (GPIO28)<br>SCITXDA (GPIO29)                                                             |
| SPI-A | SPISIMOA (GPIO16)<br>SPISOMIA (GPIO17)<br>SPICLKA (GPIO18)<br>SPISTEA(GPIO19)                    |
| I2C   | SDAA (GPIO32)<br>SCLA (GPIO33)                                                                   |
| CAN   | CANRXA (GPIO30)<br>CANTXA (GPIO31)                                                               |
| McBSP | MDXA(GPIO20)<br>MDRA(GPIO21)<br>MCLKXA(GPIO22)<br>MFSXA(GPIO23)<br>MCLKRA(GPIO7)<br>MFSRA(GPIO5) |

### 3.3.10 安全性

此器件支持高级别安全以保护用户固件不受逆向工程损坏。该加密装置有一个 128 位密码（针对 16 个等待状态的硬编码），此密码由用户编辑写入闪存。一个代码安全模块（CSM）被用于保护闪存/OTP 和 L0/L1/L2/L3 SARAM 块。这个安全特性防止未经授权的用户通过 JTAG 端口检查内存内容，从外部内存执行代码或者试图引导加载一些将会输出安全内存内容的恶意软件。为了启用到安全块的访问，用户必须写入与存储在闪存/ROM 密码位置内的值相匹配的正确的 128 位“KEY（密钥）”值。

除了CSM，仿真代码安全逻辑电路(ECSL) 也已经被实现用来防止未经授权的用户安全代码。在仿真器连接时，任何对于闪存、用户OTP或者L0,L1,L2,L3内存的代码或者数据访问将触发ECSL并断开仿真连接。为了实现安全代码仿真，同时保持CSM 安全内存读取，用户必须向KEY 寄存器的低64 位写入正确的值，这个值与存储在闪存密码位置的低64 位的值相符合。请注意仍须执行闪存内所有 128 位密钥的伪读取。如果密码位置的低64 位为全1（未被编辑），那么无须符合KEY值。

当对闪存内被编辑的密码区（即安全的）进行最初调试时，CPU 将开始运行并可执行一个指令来访问一个受保护的ECSL 区域。如果这一情况发生，ECSL 将发生错误并使仿真器连接被断开。这个问题有两个解决方案：

- 首先是使用在等待中复位的仿真模式，该模式将保持器件在复位状态直到仿真器获得控制权。仿

真器必须支持此选项的这种模式。

2. 第二种选择是使用“分支至检查引导模式”引导选项。这将进入一个环路，并不断轮询引导模式选择引脚。通过重新映射PC到另一个地址，或通过把引导模式选择引脚更改为所需的引导模式，用户可以选择此引导模式，然后在仿真器被连接时退出这种模式。

---

#### 注

- 当代码安全密钥被编辑时，0xFF3380 到 0x33FFF5 间的所有地址不能被用作程序代码或者数据。这些位置必须被设定为 0x0000
  - 如果代码安全特性未被使用，地址 0x33FF80 至 0x33FFEF 可被用于代码或者数据。地址 0x33FFF0-0x33FFF5 为数据保留且不能包含程序代码。
  - 128 位密码（位于 0x33FFF8-0x33FFFF）不能写入全零。一旦写入全零将永久锁住此器件，请务必慎重。
- 

---

### 代码安全模块免责声明

- 此器件所包含的代码安全模块（CSM）被设计用于对存储在相关内存（ROM 或者闪存）中的数据进行密码保护并且由原厂提供质量保证，与其标准条款和条件相一致，符合原厂发布的规范以获得适用于这个器件的保修期。
  - 但是，原厂不保证或表示CSM不会被损坏或破坏，或不能通过其它方法存取关联的存储器中存储的数据。而且，除了上述内容外，原厂也未对本器件的CSM或操作做任何保证或表示，包括任何隐含的用于特定用途的商用性或适用性保证。
  - 在任何情况下，原厂对以任何方法使用CSM或本器件产生的任何必然、特殊、间接、偶然或严重伤害不负任何责任，无论原厂是否被告知存在这种伤害的可能性。排除的损害包括但不限于数据丢失、信誉损失、无法使用、业务中断或其它经济损失。
- 

### 3.3.11 外设中断扩展 (PIE) 块

PIE 块将许多中断源复用至中断输入的较小的集合中。PIE 块能够支持多达 96 个外设中断。在 AVP32F08 中，96 中断中的 58 个被外设使用。96 个中断被分成 8 组，每组被提供 12 个 CPU 中断线（INT1 或者 INT12）中的 1 个。96 个中断中的每一个中断由其存储在一个可被用户写覆盖的专用 RAM 块中的矢量支持。具体外设中断应结合 AVP32F08 封装引脚资源确定。在处理这个中断时，这个矢量由 CPU 自动抽取。抽取这个矢量以及保存关键 CPU 寄存器将花费 8 个 CPU 时钟周期。因此 CPU 能够对中断事件作出快速响应。可以通过硬件和软件控制中断的优先级。每个中断都可以在 PIE 块内启用或禁用。

### 3.3.12 外部中断

AVP32F08 支持 8 个可屏蔽的外部中断（XINT1-XINT7，XNMI）。XNMI 可被连接至 INT13 或者 CPU 的 NMI 中断。这些中断中的每一个可被选择用于负边沿、正边沿或者正负边沿触发，并且可被启用或禁用（包括 XNMI 在内）。XINT1, XINT2, 和 XNMI 还包含一个 16 位自由运行的上数计数器，当检测到一个有效的中断边沿时，该计数器复位为 0。这个计数器可被用于为中断精确计时。XINT1, XINT2 和 XINT 中断可接受来自 GPIO0-GPIO31 引脚的输入。XINT3-XINT7 中断可接受来自 GPIO32-GPIO34 引脚的输入。

### 3.3.13 振荡器和锁相环 (PLL)

此器件可由一个外部振荡器计时或者由一个连接到片载振荡器电路的晶振计时。锁相环支持 10 种输入时钟缩放比例。PLL 比率可用软件中在器件运行时更改，这使得用户在需要低功耗运行时能够

按比例降低运行频率。时序细节，请参考电气规范部分。PLL 块可被设定为旁路模式。

### 3.3.14 看门狗

用户软件必须在特定的周期内定期复位 CPU 看门狗计数器；否则CPU 看门狗将产生一个复位信号复位处理器。如果需要可将 CPU 看门狗禁用。

### 3.3.15 外设时钟

在外设闲置时，到每一个独立外设的时钟可被启用/禁用以减少功耗。此外，到串行端口（除了 I2C 和 eCAN）和 ADC 的系统时钟可按照 CPU 时钟进行缩放。

### 3.3.16 低功耗模式

AVP32F08 器件是完全静态 CMOS 器件。提供三个低功耗模式：

**IDLE**：将 CPU 置于低功耗模式。可有选择性地关闭外设时钟并且只有那些在 IDLE 期间必须运行的外设保持运行状态。来自使能外设的已启用的中断或者看门狗将处理器从 IDLE 模式中唤醒。

**STANDBY**：关闭到 CPU 和外设的时钟。在这个模式下振荡器和 PLL 仍然运行。一个外部中断事件将唤醒处理器和外设。唤醒操作在检测到中断事件之后的下一个时钟周期执行。

**HALT**：关断内部振荡器的基础上，将器件置于尽可能低的功耗模式中。在此模式下可由一个复位信号或者外部信号将器件从这个模式中唤醒。

### 3.3.17 外设帧 0, 1, 2, 3 (PFn)

此器件将外设分成四个部分。外设映射如下：

|              |         |                            |
|--------------|---------|----------------------------|
| <b>PF0</b> : | PIE :   | PIE 中断启用和控制寄存器加上 PIE 矢量表   |
|              | 闪存 :    | 闪存控制、编程、擦除、验证寄存器           |
|              | XINTF : | 外部接口寄存器                    |
|              | DMA :   | DMA 寄存器                    |
|              | 定时器 :   | CPU-定时器 0, 1, 2 寄存器        |
|              | CSM :   | 代码安全模块 KEY 寄存器             |
|              | ADC :   | ADC 结果寄存器                  |
| <b>PF1</b> : | eCAN :  | eCAN 邮箱和控制寄存器              |
|              | GPIO :  | GPIO MUX 配置和控制寄存器          |
|              | ePWM :  | 增强型脉冲宽度调制器模块和寄存器           |
|              | eCAP :  | 增强型捕获模块和寄存器                |
|              | eQEP:   | 增强型正交编码脉冲模块和寄存器            |
| <b>PF2</b> : | SYS :   | 系统控制寄存器                    |
|              | SCI :   | 异步串行通信接口(SCI)控制和 RX/TX 寄存器 |
|              | SPI :   | 同步串行通信接口(SPI)控制和 RX/TX 寄存器 |
|              | ADC :   | ADC 状态、控制和配置寄存器            |
|              | I2C :   | 集成电路总线模块和寄存器               |

- XINT : 外部中断寄存器  
PF3 : McBSP : 多通道缓冲串行端口寄存器  
ePWM : 增强型脉冲宽度调制器模块和寄存器

### 3.3.18 通用输入/输出(GPIO)复用器

大多数的外设信号与通用输入/输出(GPIO)信号复用。这个复用使得用户能够在外设信号或者功能不使用时将一个引脚用作 GPIO。复位时所有 GPIO 引脚被配置为输入。针对 GPIO 模式或者外设信号模式，用户能够独立设定每一个引脚。对于特定的输入引脚，用户也可以选择输入限定周期的数量。这是为了过滤掉有害的噪音毛刺脉冲。GPIO 信号也可被用于使器件脱离特定低功耗模式。

### 3.3.19 32 位 CPU 定时器 (0, 1, 2)

CPU 定时器 0、1 和 2 是完全一样的 32 位定时器，这些定时器带有可预先设定的周期和 16 位时钟预分频。此定时器有一个 32 位倒计数寄存器，此寄存器在计数器达到 0 时生成一个中断。这个计数器的减量为被预分频值设置所分频的 CPU 时钟速度的值。当此计数器达到 0 时，它自动重新载入一个 32 位的周期值。CPU 定时器 2 为 DSP/BIOS 预留，并且连接到 CPU 的 INT14。如果 DSP/BIOS 未被使用，CPU 定时器 2 也可作为通用定时器使用。CPU 定时器 0 也为通用定时器并被连接至 PIE 模块。

### 3.3.20 控制外设

AVP32F08 支持以下用于嵌入式控制和通信的外设：

|        |                                                                                                                  |
|--------|------------------------------------------------------------------------------------------------------------------|
| ePWM : | 增强型 PWM 外设支持针对前缘和后缘边沿、被锁存的和逐周期触发机制的独立的和互补的 PWM 生成，可调节死区生成。某些 PWM 引脚支持 HRPWM 特性。ePWM 寄存器由 DMA 支持以便减少处理该外设的开销。     |
| eCAP : | 此增强型捕获外设使用一个 32 位时基并在连续/单次捕获模式中记录多达四个可编程事件。<br>这个外设也被可被配置为生成一个辅助 PWM 信号。                                         |
| eQEP : | 增强型 QEP 外设使用一个 32 位位置计数器，使用捕获单元和一个 32 位单元定时器分别支持低速测量和高速测量。<br>这个外设有一个看门狗定时器来检测电机停转和输入错误检测逻辑电路来识别 QEP 信号中的同步边沿转换。 |
| ADC :  | ADC 模块是一个 12/16 位、单端/双端、16 通道转换器。它包含两个用于同步采样的采样保持单元。ADC 寄存器被 DMA 支持以便减少处理该外设的功耗。                                 |

### 3.3.21 串行端口外设

此器件支持下列的串行通信外设：

|        |                                                |
|--------|------------------------------------------------|
| eCAN : | 这是 CAN 外设的增强型版本。它支持 32 个邮箱、消息时间戳并与 CAN2.0B 兼容。 |
| McBSP: | 多通道缓冲串行端口(McBSP)连接到 E1/T1 线路、语音质量编解码器以实现最      |

|              |                                                                                                                                                                                                                         |
|--------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
|              | 新应用或者高质量立体声音频 DAC 器件。 McBSP 接收和发送寄存器由 DMA 支持以大大减少处理这个外设所用的资源。如果需要，每一个 McBSP 模块可被配置为一个 SPI。                                                                                                                              |
| <b>SPI :</b> | SPI 是一个高速、同步串行 I/O 端口，此端口可在设定的位传输速率上将一个设定长度 (1 至 16 位) 的串行比特流移入和移出器件。通常，SPI 用于 DSP 和外部外设或者其它处理器之间的通信。典型应用包括外部 I/O 或者从诸如移位寄存器、显示驱动器、和 ADC 等器件的外设扩展。多器件通信由 SPI 的主控/受控操作支持。在 AVP32F08 上，SPI 包含一个 16 级接收和发送 FIFO 来减少中断处理开销。 |
| <b>SCI :</b> | 串行通信接口是一个两线制异步串行端口，通常被称为 UART。 SCI 包含一个用于减少中断处理开销的 16 级接收和发送 FIFO。                                                                                                                                                      |
| <b>I2C :</b> | 内部集成电路 (I2C) 模块支持 DSP 与其它符合飞利浦半导体内部 IC 总线技术规范 (版本 2.1) 器件通过一个 I2C-bus 相连接。通过此 I2C 模块，连接在这个两线制总线上的外部组件能够发送 8 位数据到 DSP，或者从外部器件上接收高达 8 位数据。此器件上 I2C 还包含一个 16 级接收和发送 FIFO，用作减少中断处理开销。                                       |

## 3.4 寄存器映射

此器件包含 4 个外设寄存器空间。这些空间分类如下：

外设帧 0：这些是直接映射到 CPU 内存总线的外设。请参阅[表 3-6](#)。

外设帧 1：这些是映射到 32 位外设总线的外设。请参阅[表 3-7](#)。

外设帧 2：这些是映射到 16 位外设总线的外设。请参阅[表 3-8](#)。

外设帧 3：这些是映射到 32 位外设总线并可由 DMA 访问的外设。请参阅[表 3-9](#)。

**表 3-6 外设帧 0 寄存器<sup>(1)</sup>**

| 名称                                             | 地址范围                | 大小 (x16) | 受 EALLOW 保护 <sup>(2)</sup> |
|------------------------------------------------|---------------------|----------|----------------------------|
| 器件仿真寄存器                                        | 0x00 0880-0x00 09FF | 384      | 受 EALLOW 保护                |
| 闪存寄存器 <sup>(3)</sup>                           | 0x00 0A80-0x00 0ADF | 96       | 受 EALLOW 保护                |
| 代码安全模块寄存器                                      | 0x00 0AE0-0x00 0AEF | 16       | 受 EALLOW 保护                |
| ADC 寄存器 ( 双映射 )<br>0 等待(DMA) , 1 个等待(CPU) , 只读 | 0x00 0B00-0x00 0B0F | 16       | 不受 EALLOW 保护               |
| XINTF 寄存器                                      | 0x00 0B20-0x00 0B3F | 32       | 受 EALLOW 保护                |
| CPU 定时器 0 ,<br>CPU 定时器 1 ,                     | 0x00 0C00-0x00 0C3F | 64       | 不受 EALLOW 保护               |
| PIE 寄存器                                        | 0x00 0CE0-0x00 0CFF | 32       | 不受 EALLOW 保护               |
| PIE 矢量表                                        | 0x00 0D00-0x00 0DFF | 256      | 受 EALLOW 保护                |
| DMA 寄存器                                        | 0x00 1000-0x00 11FF | 512      | 受 EALLOW 保护                |

(1) 在帧 0 中的寄存器支持 16 位和 32 位访问。

(2) 如果寄存器是 EALLOW 受保护的，那么在 EALLOW 指令被执行前写入不能被执行。EDIS 指令禁用写入以防止杂散代码或指针破坏寄存器内容。

(3) 闪存寄存器也受到代码安全模块(CSM)的保护。

**表 3-7 外设帧 1 寄存器**

| 名称                 | 地址范围                | 大小 (x16) |
|--------------------|---------------------|----------|
| eCAN-A 寄存器         | 0x00 6000-0x00 61FF | 512      |
| eCAN-B 寄存器         | 0x00 6200-0x00 63FF | 512      |
| ePWM1 + HRPWM1 寄存器 | 0x00 6800-0x00 683F | 64       |
| ePWM2 + HRPWM2 寄存器 | 0x00 6840-0x00 687F | 64       |
| ePWM3 + HRPWM3 寄存器 | 0x00 6880-0x00 68BF | 64       |
| ePWM4 + HRPWM4 寄存器 | 0x00 68C0-0x00 68FF | 64       |
| ePWM5 + HRPWM5 寄存器 | 0x00 6900-0x00 693F | 64       |
| ePWM6 + HRPWM6 寄存器 | 0x00 6940-0x00 697F | 64       |
| eCAP1 寄存器          | 0x00 6A00-0x00 6A1F | 32       |
| eCAP2 寄存器          | 0x00 6A20-0x00 6A3F | 32       |
| eCAP3 寄存器          | 0x00 6A40-0x00 0A5F | 32       |
| eCAP4 寄存器          | 0x00 6A60-0x00 0A7F | 32       |
| eCAP5 寄存器          | 0x00 6A80-0x00 0A9F | 32       |
| eCAP6 寄存器          | 0x00 6AA0-0x00 6ABF | 32       |
| eQEP1 寄存器          | 0x00 6B00-0x00 6B3F | 64       |
| eQEP2 寄存器          | 0x00 6B40-0x00 6B7F | 64       |
| GPIO 寄存器           | 0x00 6F80-0x00 6FFF | 128      |

表 3-8 外设帧 2 寄存器

| 名称                      | 地址范围                | 大小 (x16) |
|-------------------------|---------------------|----------|
| 系统控制寄存器                 | 0x00 7010-0x00 702F | 32       |
| SPI-A 寄存器               | 0x00 7040-0x00 704F | 16       |
| SCI-A 寄存器               | 0x00 7050-0x00 705F | 16       |
| 外部中断寄存器                 | 0x00 7070-0x00 707F | 16       |
| ADC 寄存器                 | 0x00 7100-0x00 711F | 32       |
| SCI-B 寄存器               | 0x00 7750-0x00 775F | 16       |
| SCI-C 寄存器(AVP32F08 不可用) | 0x00 7770-0x00 777F | 16       |
| I2C-A 寄存器               | 0x00 7900-0x00 793F | 64       |

表 3-9 外设帧 3 寄存器

| 名称                      | 地址范围           | 大小 (x16) |
|-------------------------|----------------|----------|
| McBSP-A 寄存器 (DMA)       | 0x5000 -0x503F | 64       |
| McBSP-B 寄存器 (DMA)       | 0x5040 -0x507F | 64       |
| ePWM1 + HRPWM1 (DMA)(1) | 0x5800 -0x583F | 64       |
| ePWM2 + HRPWM2 (DMA)    | 0x5840 -0x587F | 64       |
| ePWM3 + HRPWM3 (DMA)    | 0x5880-0x58BF  | 64       |
| ePWM4 + HRPWM4 (DMA)    | 0x58C0-0x58FF  | 64       |
| ePWM5 + HRPWM5 (DMA)    | 0x5900 -0x593F | 64       |
| ePWM6 + HRPWM6 (DMA)    | 0x5940 -0x597F | 64       |

(1) EPWM 和 HRPWM 模块可以被重新映射到可以被 DMA 模块访问的外设帧 3。要做到这点，MAPCNF 寄存器 ( 地址 0x702E ) 的位 0 ( MAPEPWM ) 必须被设置为 1。此寄存器受 EALLOW 保护。当此位为 0 时，ePWM 和 HRPWM 模块被映射到外设帧 1。

### 3.5 器件仿真寄存器

这些寄存器用于控制 ADP32Fx CPU 的保护模式和监视某些关键器件信号。表 3-10 中对这些寄存器进行了定义。

表 3-10 器件仿真寄存器

| 名称        | 地址范围             | 大小 (x16) | 说明             |          |        |
|-----------|------------------|----------|----------------|----------|--------|
| DEVICECNF | 0x0880<br>0x0881 | 2        | 器件配置寄存器        |          |        |
| PARTID    | 0x380090         | 1        | 部件 ID 寄存器      | AVP32F08 | 0x00EF |
| CLASSID   | 0x0882           | 1        | AVP32F08 浮点类设备 | AVP32F08 | 0x00EF |
| REVID     | 0x0883           | 1        | 修订版本 ID 寄存器    |          |        |
| PROTSTART | 0x0884           | 1        | 区块保护起始地址寄存器    |          |        |
| PROTRANGE | 0x0885           | 1        | 区块保护范围地址寄存器    |          |        |

### 3.6 中断

图 3-3 显示了不同的中断源是如何被复用的。



图 3-3 外部和 PIE 中断源



图 3-4 外部中断

8 个 PIE 块中断被组合进一个 CPU 中断中。12 个 CPU 中断组每个有 8 个中断相当于 96 个可能中断。[表 3-12](#) 显示了 AVP32F08 器件所用的中断。

TRAP#Vectormumber(矢量号) 指令将程序控制发送至与指定的矢量相对应的中断处理例程。TRAP#0 尝试传送程序控制到复位矢量所指向的地址。然而，PIE 矢量表不含复位矢量。因此，当 PIE 被启用时，TRAP#0 不应被使用。这样做将导致未定义的运行状态。

当 PIE 被启用时，TRAP#1 至 TRAP#12 将传送程序控制到 PIE 组内第一个矢量相对应的中断处理例程。例如：TRAP #1 从 INT1.1 取矢量，TRAP #2 从 INT2.1 取矢量，以此类推。


**图 3-5 使用 PIE 块的中断复用**
**表 3-11 PIE 外设中断矢量表<sup>(1)</sup>**

|              | INTx.8                 | INTx.7                | INTx.6                              | INTx.5                              | INTx.4                  | INTx.3                  | INTx.2                  | INTx.1                  |
|--------------|------------------------|-----------------------|-------------------------------------|-------------------------------------|-------------------------|-------------------------|-------------------------|-------------------------|
| <b>INT1</b>  | WAKEINT<br>(LPM/WD)    | TINT0<br>(定时器0)       | ADCINT (ADC)                        | XINT2                               | XINT1                   | 预留                      | SEQ2INT<br>(ADC)        | SEQ1INT<br>(ADC)        |
| <b>INT2</b>  | 预留                     | 预留                    | EPWM6_TZINT<br>(ePWM6)              | EPWM5_TZINT<br>(ePWM5)              | EPWM4_TZI<br>NT (ePWM4) | EPWM3_TZI<br>NT (ePWM3) | EPWM2_TZI<br>NT (ePWM2) | EPWM1_TZI<br>NT (ePWM1) |
| <b>INT3</b>  | 预留                     | 预留                    | EPWM6_INT<br>(ePWM6)                | EPWM5_INT<br>(ePWM5)                | EPWM4_INT<br>(ePWM4)    | EPWM3_INT<br>(ePWM3)    | EPWM2_INT<br>(ePWM2)    | EPWM1_INT<br>(ePWM1)    |
| <b>INT4</b>  | 预留                     | 预留                    | ECAP6_INT<br>(eCAP6)                | ECAP5_INT<br>(eCAP5)                | ECAP4_INT<br>(eCAP4)    | ECAP3_INT<br>(eCAP3)    | ECAP2_INT<br>(eCAP2)    | ECAP1_INT<br>(eCAP1)    |
| <b>INT5</b>  | 预留                     | 预留                    | 预留                                  | 预留                                  | 预留                      | 预留                      | EQEP2_INT<br>(eQEP2)    | EQEP1_INT<br>(eQEP1)    |
| <b>INT6</b>  | 预留                     | 预留                    | MXINTA<br>(McBSP-A)                 | MRINTA<br>(McBSP-A)                 | MXINTB<br>(McBSP-B)     | MRINTB<br>(McBSP-B)     | SPITXINTA<br>(SPI-A)    | SPIRXINTA<br>(SPI-A)    |
| <b>INT7</b>  | 预留                     | 预留                    | DINTCH6<br>(DMA)                    | DINTCH5<br>(DMA)                    | DINTCH4<br>(DMA)        | DINTCH3<br>(DMA)        | DINTCH2<br>(DMA)        | DINTCH1<br>(DMA)        |
| <b>INT8</b>  | 预留                     | 预留                    | SCITXINTC<br>(SCI-C) <sup>(2)</sup> | SCIRXINTC<br>(SCI-C) <sup>(2)</sup> | 预留                      | 预留                      | I2CINT2A<br>(I2C-A)     | I2CINT1A<br>(I2C-A)     |
| <b>INT9</b>  | ECAN1_INT<br>B (CAN-B) | ECANO_INTB<br>(CAN-B) | ECAN1_INTA<br>(CAN-A)               | ECANO_INTA<br>(CAN-A)               | SCITXINTB<br>(SCI-B)    | SCIRXINTB<br>(SCI-B)    | SCITXINTA<br>(SCI-A)    | SCIRXINTA<br>(SCI-A)    |
| <b>INT10</b> | 预留                     | 预留                    | 预留                                  | 预留                                  | 预留                      | 预留                      | 预留                      | 预留                      |
| <b>INT11</b> | 预留                     | 预留                    | 预留                                  | 预留                                  | 预留                      | 预留                      | 预留                      | 预留                      |
| <b>INT12</b> | LUF (FPU)              | LVF (FPU)             | 预留                                  | INT7                                | XINT6                   | XINT5                   | XINT4                   | XINT3                   |

(1) 在 96 个可能的中断中，有一些是不使用的。这些中断是为以后的器件所保留的。如果它们在 PIEIFRx 级被启用并且这个组中的中断没有一个被外设使用，这些中断可被用作软件中断。否则，在意外地清除它们的标志同时修改 PIEIFR 的情况下，来自外设的中断也许会丢失。总的来说，在两个安全情况下，预留的中断可被用作软件中断：

- 组内没有外设使中断有效。
- 没有外设中断被分配给组（例如，PIE 组 11）。

(2) SCI-C 在 AVP32F08 中不可用

表 3-12 PIE 配置和控制寄存器

| 名称       | 地址              | 大小 (X 16) | 说明 <sup>(1)</sup> |
|----------|-----------------|-----------|-------------------|
| PIECTRL  | 0x 0CE0         | 1         | PIE,控制寄存器         |
| PIEACK   | 0x 0CE1         | 1         | PIE,确认寄存器         |
| PIEIER1  | 0x 0CE2         | 1         | PIE,INT1 组启用寄存器   |
| PIEIFR1  | 0x 0CE3         | 1         | PIE,INT1 组标志寄存器   |
| PIEIER2  | 0x 0CE4         | 1         | PIE,INT2 组启用寄存器   |
| PIEIFR2  | 0x 0CE5         | 1         | PIE,INT2 组标志寄存器   |
| PIEIER3  | 0x 0CE6         | 1         | PIE,INT3 组启用寄存器   |
| PIEIFR3  | 0x 0CE7         | 1         | PIE,INT3 组标志寄存器   |
| PIEIER4  | 0x 0CE8         | 1         | PIE,INT4 组启用寄存器   |
| PIEIFR4  | 0x 0CE9         | 1         | PIE,INT4 组标志寄存器   |
| PIEIER5  | 0x 0CEA         | 1         | PIE,INT5 组启用寄存器   |
| PIEIFR5  | 0x 0CEB         | 1         | PIE,INT5 组标志寄存器   |
| PIEIER6  | 0x 0CEC         | 1         | PIE,INT6 组启用寄存器   |
| PIEIFR6  | 0x 0CED         | 1         | PIE,INT6 组标志寄存器   |
| PIEIER7  | 0x 0CEE         | 1         | PIE,INT7 组启用寄存器   |
| PIEIFR7  | 0x 0CEF         | 1         | PIE,INT7 组标志寄存器   |
| PIEIER8  | 0x 0CF0         | 1         | PIE,INT8 组启用寄存器   |
| PIEIFR8  | 0x 0CF1         | 1         | PIE,INT8 组标志寄存器   |
| PIEIER9  | 0x 0CF2         | 1         | PIE,INT9 组启用寄存器   |
| PIEIFR9  | 0x 0CF3         | 1         | PIE,INT9 组标志寄存器   |
| PIEIER10 | 0x 0CF4         | 1         | PIE,INT10 组启用寄存器  |
| PIEIFR10 | 0x 0CF5         | 1         | PIE,INT10 组标志寄存器  |
| PIEIER11 | 0x 0CF6         | 1         | PIE,INT11 组启用寄存器  |
| PIEIFR11 | 0x 0CF7         | 1         | PIE,INT11 组标志寄存器  |
| PIEIER12 | 0x 0CF8         | 1         | PIE,INT12 组启用寄存器  |
| PIEIFR12 | 0x 0CF9         | 1         | PIE,INT12 组标志寄存器  |
| 预留       | 0x 0CFA-0x 0CFF | 6         | 预留                |

(1) PIE 配置和控制寄存器未受 EALLOW 模式保护。PIE 矢量表受保护

### 3.6.1 外部中断

表 3-13 外部中断寄存器

| 名称       | 地址            | 大小 (X 16) | 说明           |
|----------|---------------|-----------|--------------|
| XINT1CR  | 0x00 7070     | 1         | XINT1 配置寄存器  |
| XINT2CR  | 0x00 7071     | 1         | XINT2 配置寄存器  |
| XINT3CR  | 0x00 7072     | 1         | XINT3 配置寄存器  |
| XINT4CR  | 0x00 7073     | 1         | XINT4 配置寄存器  |
| XINT5CR  | 0x00 7074     | 1         | XINT5 配置寄存器  |
| XINT6CR  | 0x00 7075     | 1         | XINT6 配置寄存器  |
| XINT7CR  | 0x00 7076     | 1         | XINT7 配置寄存器  |
| XNMICR   | 0x00 7077     | 1         | XNMI 配置寄存器   |
| XINT1CTR | 0x00 7078     | 1         | XINT1 计数器寄存器 |
| XINT2CTR | 0x00 7079     | 1         | XINT2 计数器寄存器 |
| 预留       | 0x707A-0x707E | 5         |              |
| XNMICTR  | 0x00 707A     | 1         | XNMI 计数器寄存器  |

(1) 每个外部中断可被启用/禁用或者使用正边沿以及负边沿来限定中断。

### 3.7 系统控制

这一部分对振荡器、PLL、时钟机制、看门狗功能以及低功耗模式进行了说明。图3-6显示了讨论的多种时钟域。



- A. CLKIN 是到 CPU 的时钟。它作为 SYSCLKOUT 从 CPU 传出（也就是说，CLKIN 与 SYSCLKOUT 频率相同）。如何为 CLKIN 供电的图解请参阅图3-7。

图 3-6 时钟和复位域

## 注

从写入 PCLKCR0 , PCLKCR1 , 和 PCLKCR2 寄存器 ( 启用外设时钟 ) 发生到操作有效 , 有两个 SYSCLKOUT 周期延迟。在尝试访问外围设备配置寄存器前 , 必须把该延迟考虑在内。

PLL , 时钟 , 看门狗和低功率模式由表 3-14 中列出的寄存器控制。

**表 3-14 PLL、时钟、看门狗和低功耗模式寄存器**

| 名称      | 地址                  | 大小 ( X 16 ) | 说明 <sup>(1)</sup>  |
|---------|---------------------|-------------|--------------------|
| PLLSTS  | 0x00 7011           | 1           | PLL 状态寄存器          |
| 预留      | 0x00 7012-0x00 7018 | 7           | 预留                 |
| 预留      | 0x00 7019           | 1           | 预留                 |
| HISPCP  | 0x00 701A           | 1           | 高速外设时钟预分频寄存器       |
| LOSPCP  | 0x00 701B           | 1           | 低速外设时钟预分频寄存器       |
| PCLKCR0 | 0x00 701C           | 1           | 外设时钟控制寄存器 0        |
| PCLKCR1 | 0x00 701D           | 1           | 外设时钟控制寄存器 1        |
| LPMCR0  | 0x00 701E           | 1           | 低功率模式控制寄存器 0       |
| 预留      | 0x00 701F           | 1           | 预留                 |
| PCLKCR3 | 0x00 7020           | 1           | 外设时钟控制寄存器 3        |
| PLLCR   | 0x00 7021           | 1           | PLL 控制寄存器          |
| SCSR    | 0x00 7022           | 1           | 系统控制与状态寄存器         |
| WDCNTR  | 0x00 7023           | 1           | 看门狗计数器寄存器          |
| 预留      | 0x00 7024           | 1           | 预留                 |
| WDKEY   | 0x00 7025           | 1           | 看门狗复位密钥寄存器         |
| 预留      | 0x00 7026-0x00 7028 | 3           | 预留                 |
| WDCR    | 0x00 7029           | 1           | 看门狗控制寄存器           |
| 预留      | 0x00 702A-0x00 702D | 4           | 预留                 |
| MAPCNF  | 0x00 702E           | 1           | EPWM/HRPWM 重新映射寄存器 |

### 3.7.1 OSC 和 PLL 模块

[图 3-7](#) 显示了 OSC 和 PLL 块。



图 3-7 OSC 和 PLL 模块功能框图

片载振荡器电路启用一个使用 X1 和 X2 引脚连接至 AVP32F08 器件的晶振/谐振器。如果片载振荡器未被使用，那么一个外部振荡器可被用在下列配置中的任何一个：

1. 一个 3.3V 外部振荡器可被直接接至 XCLKIN 引脚。X2 引脚应被悬空，而 X1 引脚应在低电平时。这个情况下的逻辑高电平不用超过 VDDIO。
2. 一个 1.8V (150MHz 器件时为 1.9V，或在 VDD 幅值范围内 90% 以上的振幅) 外部振荡器可以连接到 X1 引脚。X2 引脚应被悬空，而 XCLKIN 引脚应在低电平时。这个情况下的逻辑高电平不应超过 VDD。

[图 3-8](#) 至 [图 3-10](#) 显示了三个可能的输入时钟配置。



图 3-8 3.3V 外部振荡器的使用



图 3-9 1.8V 外部振荡器的使用



图 3-10 外部振荡器的使用

### 3.7.1.1 外部基准振荡器时钟选项

30MHz 外部石英晶振的典型技术规范如下：

- 基本模式、并联谐振
- CL ( 负载电容 ) = 12pF
- CL1=CL2=24pF
- C 并联=6pF
- ESR 范围 = 25 至 40Ω

### 3.7.1.2 基于 PLL 的时钟模块

此器件有一个片载、基于 PLL 的时钟模块。这个模块为器件提供所有需要的时钟信号，以及对低功耗模式进入的控制。PLL 有一个 4 位比率控制 PLLCR[DIV]来选择不同的 CPU 时钟速率。在写入 PLLCR 寄存器之前，看门狗模块应该被禁用。在 PLL 模式稳定后，它可被重新启用（如果需要的话），重新启用的时间为 131072 个 OSCCLK 周期。输入时钟和 PLLCR[DIV]位应该在 PLL(VCOCLK) 的输出频率不超过 300MHz 时候选择。

表 3-15 PLL 设置<sup>(1)</sup>

| PLLCR[DIV] <sup>(2)(3)</sup> 的值 | SYSCLKOUT (CLKIN)              |                  |                                 |
|---------------------------------|--------------------------------|------------------|---------------------------------|
|                                 | PLLSTS[DIVSEL]=0 或 1           | PLLSTS[DIVSEL]=2 | PLLSTS[DIVSEL]=3 <sup>(4)</sup> |
| 0000 ( PLL 旁路 )                 | OSCCLK/4 ( 默认 ) <sup>(1)</sup> | OSCCLK/2         | OSCCLK                          |
| 0001                            | (OSCCLK * 1)/4                 | (OSCCLK * 1)/2   | -                               |
| 0010                            | (OSCCLK * 2)/4                 | (OSCCLK * 2)/2   | -                               |
| 0011                            | (OSCCLK * 3)/4                 | (OSCCLK * 3)/2   | -                               |
| 0100                            | (OSCCLK * 4)/4                 | (OSCCLK * 4)/2   | -                               |
| 0101                            | (OSCCLK * 5)/4                 | (OSCCLK * 5)/2   | -                               |
| 0110                            | (OSCCLK * 6)/4                 | (OSCCLK * 6)/2   | -                               |
| 0111                            | (OSCCLK * 7)/4                 | (OSCCLK * 7)/2   | -                               |
| 1000                            | (OSCCLK * 8)/4                 | (OSCCLK * 8)/2   | -                               |
| 1001                            | (OSCCLK * 9)/4                 | (OSCCLK * 9)/2   | -                               |
| 1010                            | (OSCCLK * 10)/4                | (OSCCLK * 10)/2  | -                               |
| 1011-1111                       | 预留                             | 预留               | 预留                              |

- (1) 缺省情况下，PLLSTS[DIVSEL]被配置为/4。（引导 ROM 将这个配置改为/2。）在写入 PLLCR 前，PLLSTS[DIVSEL]必须为 0，而只有当 PLLSTS[PLLOCKS]=1 时才应被改变。
- (2) PLL 控制寄存器(PLLCR)和 PLL 状态寄存器(PLLSTS)只能通过 XRS 信号或者一个看门狗复位被复位至它们的缺省值。调试器或丢失时钟检测逻辑发出的复位信号无效。
- (3) 此寄存器受 EALLOW 保护。
- (4) 在 PLL 输出上的分频器是必须以确保馈入内核的时钟的正确占空比。出于这个原因，当 PLL 处于激活状态时，DIVSEL 值不许为 3。

表 3-16 CLKIN 分频选项

| PLLSTS [DIVSEL] | CLKIN 分频          |
|-----------------|-------------------|
| 0               | /4                |
| 1               | /4                |
| 2               | /2                |
| 3               | /1 <sup>(1)</sup> |

基于 PLL 的时钟模块提供两种运行模式：

- 晶振操作-这个模式允许使用一个外部晶振/谐振器来提供到器件的时基。
- 外部时钟源操作-这个模式允许内部振荡器被旁通。此器件时钟由一个 X1 或者 XCLKIN 引脚上的外部时钟源输入生成。

表 3-17 可能的 PLL 配置模式

| PLL 模式  | 注释                                                                                                                                                        | PLLSTS[DIVSEL] | CLKIN 和 SYSCLKOUT                |
|---------|-----------------------------------------------------------------------------------------------------------------------------------------------------------|----------------|----------------------------------|
| PLL 被禁用 | 由 PLLSTS 寄存器中的 PLLOFF 位控制。在这个模式中，PLL 块被禁用。这对降低系统噪声和功耗非常有用。在进入此模式之前，必须先将 PLLCR 寄存器设置为 0x0000 ( PLL 旁路 )。CPU 时钟 (CLKIN) 直接源自 X1/X2、X1 或者 XCLKIN 中任一个上的时钟输入。 | 0, 1<br>2<br>3 | OSCCLK/4<br>OSCCLK/2<br>OSCCLK/1 |
| PLL 被旁路 | PLL 旁路是加电或外部复位 XRS 时的默认 PLL 配置。当 PLLCR 寄存器设置为 0x0000 时或在 PLLCR 寄存器已经被修改之后，PLL 锁定至新频率时选择此模式。在此模式中 PLL 本身被旁路，但未关闭。                                          | 0, 1<br>2<br>3 | OSCCLK/4<br>OSCCLK/2<br>OSCCLK/1 |
| PLL 被启用 | 通过将一个非零值 “n” 写入 PLLCR 寄存器实现。在写入 PLLCR 时，此器件将在 PLL 锁之前切换至 PLL 旁路模式。                                                                                        | 0, 1<br>2      | OSCCLK * n/4<br>OSCCLK * n/2     |

### 3.7.1.3 输入时钟丢失

在 PLL 启用或者 PLL 旁通模式中，如果输入时钟 OSCCLK 被去除或者缺失，PLL 仍将输出一个跛行模式时钟。此模式时钟频率以典型值 1-5Mhz 运行。通常情况下，跛行模式不会在器件初始上电阶段直接进入，仅当已经输入正常时钟后才会进入。PLL 旁通模式中，如输入时钟被移除或缺失，PLL 的跛行模式时钟被自动馈送到 CPU。

通常情况下，当输入时钟出现时，看门狗计数器减量来启动一个看门狗复位或者 WDINT 中断。然而，当外部输入时钟发生故障时，看门狗计数器停止减量（也就是说，看门狗计数器不会随着跛行模

式时钟而改变）。除此之外，器件将被复位并且“丢失的时钟状态”(MCLKSTS)位置1。此过程可用作检测输入时钟故障并为系统启动所需的关断过程。

---

### 注

恰当的CPU运行频率绝对应用至关重要，且需要执行一种复位机制，当输入时钟出现故障，DSP就设定复位。例如，可将一个RC电路用作触发DSP的XRS引脚，电容充满电时触发。I/O引脚可用于定期为电容器放电以防止其充满。类似电路可用作检测VDD3VFL电源轨的故障。

---

### 3.7.2 看门狗

AVP32F08 器件上的 CPU 看门狗与 ADP32F1x/ADP32Fx 器件上所使用的模块相类似。只要 8 位看门狗上的数计数器在 512 个振荡器时钟宽度(OSCCLK)后达到了它的最大值，这个模块就生成一个输出脉冲。为了防止这一情况，用户必须禁用此计数器或者通过软件定期地往看门狗密钥寄存器写入一个 0x55+0xAA 序列复位此看门狗计数器。图 3-11 显示了看门狗模块内的各种功能块。



A.  $\overline{\text{WDRST}}$ 信号在 512 个 OSCCLK 周期内被驱动为低电平。

图 3-11 CPU - 看门狗模块

$\overline{\text{WDINT}}$ 信号使得看门狗可被用作一个从 IDLE/STANDY 模式唤醒的激励源。

在 STANDBY 模式中，器件上的所有外设关闭。仍然可用的唯一外设是 CPU 看门狗，这个模块将关闭 OSCCLK。 $\overline{\text{WDINT}}$ 信号被馈送到 LPM 块以便它可以将器件从 STANDBY 唤醒（如已启用）。更多细节，请见节 3.8 低功耗模式块。

在 IDLE 模式中，WDINT信号可通过 PIE 来生成一个到 CPU 的中断来将 CPU 从 IDLE 模式中唤醒。

在 HALT 模式中，CPU 看门狗可被用于通过一个器件复位来唤醒器件。

## 3.8 低功耗模式块

AVP32F08 器件的低功率模式如表 3-18 总结所示。

表 3-18 低功耗模式

| 模式      | LPMCR0(1:0) | OSCCLK                          | CLKIN | SYSCLKOUT         | 退出 <sup>(1)</sup>                              |
|---------|-------------|---------------------------------|-------|-------------------|------------------------------------------------|
| IDLE    | 00          | 打开                              | 打开    | 打开 <sup>(2)</sup> | <u>XRS</u> , CPU 看门狗中断, 任何被启动的中断、XNMI          |
| STANDBY | 01          | 打开<br>( CPU 看门狗仍然运行 )           | 关闭    | 关闭                | <u>XRS</u> , CPU 看门狗中断, GPIO 端口 A 信号, 调试器、XNMI |
| HALT    | 1X          | 关闭<br>( 片载振荡器和 PLL 关闭, 看门狗不工作 ) | 关闭    | 关闭                | <u>XRS</u> , GPIO 端口 A 信号, 调试器、XNMI            |

(1) “退出”列出了用于退出低功耗模式的信号或条件，任意一种低电平信号都将使器件退出低功耗状态。此信号必须保持低电平足够长时间以便器件识别中断。否则，器件不会从 IDLE 模式退出，而将返回到已确认的低功耗模式。

(2) 在 AVP32F08 上，内核时钟 ( CLKIN ) 被关闭，JTAG 仍然可以工作。

三种不同的低功耗模式运行状态如下：

### IDLE 模式

通过任一被启用的中断或者一个被处理器识别的 XNMI 来退出此模式。

LPM 块在这个模式期间，在 LPMCR0(LPM)位被设定为 0, 0 时，LPM 块不执行任何任务。

### STANDBY 模式

任何一个 GPIO 端口 A 信号 (GPIO[31:0]) 能够将器件从 STANDBY 模式中唤醒。用户必须通过 GPIOLOPMSEL 寄存器选择哪一个信号将器件唤醒。所选的信号在经过 LPMCR0 寄存器中设定 OSCCLK 的数量时钟后，在合格时间内被取值。

### HALT 模式

XRS和任何一个 GPIO 端口 A 信号 (GPIO[31:0]) 可将器件从 HALT 模式中唤醒。用户在 GPIOLOPMSEL 寄存器中选择信号。

---

### 注

低功耗模式并不会影响输出引脚的状态 ( 包括 PWM 引脚在内 )。当 IDLE 被指令执行时，它们将保持在代码指定的状态中。

---

## 4 外设

AVP32F08 器件的集成外设在以下部分进行了说明：

- 6 通道直接内存存取(DMA)
- 三个 32 位 CPU 定时器
- 高达 6 个增强型 PWM 模块(ePWM1 , ePWM2 , ePWM3 , ePWM4 , ePWM5 , ePWM6)
- 高达 6 个增强型捕获模块(eCAP1 , eCAP2 , eCAP3 , eCAP4 , eCAP5 , eCAP6)
- 高达 2 个增强型 QEP 模块(eQEP1 , eQEP2)
- 增强型模数转换器(ADC)模块
- 多达 2 个增强型控制器局域网(eCAN)模块(eCAN-A , eCAN-B)
- 多达 2 个串行通信接口模块(SCI-A , SCI-B)
- 1 个串行外设接口(SPI)模块模块(SPI-A)
- 内部集成电路模块(I2C)
- 高达两个多通道缓冲串口(McBSP-A , McBSP-B)模块
- 数字 I/O 和共用引脚功能

### 4.1 DMA 概述

特性:

- 6 个具有独立 PIE 中断的通道
- 触发源：
  - ePWMSOCA/SOCB-ADC 序列发生器 1 和序列发生器 2
  - McBSP-A 和 McBSP-B 传输和接收逻辑
  - XINT1-7 和 XINT13
  - CPU 定时器
  - 软件
- 数据源/目的地：
  - L4-L716K×16SARAM
  - ADC 内存总线映射结果寄存器
  - McBSP-A 和 McBSP-B 发送和接收缓冲区
  - ePWM 寄存器
- 字大小：16 位或 32 位 ( McBSPs 限制到 16 位 )
- 吞吐量：4 周期/字 ( McBSP 读取时为 5 周期/字 )



- A. ePWM和HRPWM寄存器应重新映射到外设帧3以支持DMA访问，可通过将MAPCNF寄存器的bit0配置。  
B. xintf功能引脚未全部引出。

图 4-1 DMA 功能功能框图

## 4.2 32 位 CPU 定时器 0 , 定时器 1 , 定时器 2

在器件上有 3 个 32 位 CPU 定时器(CPU 定时器 0 , CPU 定时器 1 , CPU 定时器 2)。

定时器 2 为 DSP 系统预留。可以在用户应用程序中使用 CPU 定时器 0 和定时器 1。这些定时器与 ePWM 模块中的定时器不同。



图 4-2 CPU 定时器

定时器中断信号 ( $\overline{\text{TINT0}}$  ,  $\overline{\text{TINT1}}$  ,  $\overline{\text{TINT2}}$ ) 的连接如图 4-3 所示。



- A. (1) 定时器寄存器连接至CPU内存总线。
- B. (2) 定时器的时序同步与器件的SYSCLKOUT。

图 4-3 CPU 定时器中断信号和输出信号

定时器的通常操作如下：32 位计数器寄存器 “TIMH:TIM” 被装入周期寄存器 PRDH:PRD 中的值。计数器寄存器按 ADP32Fx 的 SYSCLKOUT 速率递减。当计数器到达 0 时，一个定时器中断输出信号生成一个中断脉冲。表 4-1 中列出的寄存器用于配置定时器。

表 4-1 CPU 定时器 0,1,2 配置和控制寄存器

| 寄存器名称      | 地址              | 大小(x 16) | 说明                   |
|------------|-----------------|----------|----------------------|
| TIMER0TIM  | 0x0C00          | 1        | CPU 定时器 0, 计数器寄存器    |
| TIMER0TIMH | 0x0C01          | 1        | CPU 定时器 0, 计数器寄存器高电平 |
| TIMER0PRD  | 0x0C02          | 1        | CPU 定时器 0, 周期寄存器     |
| TIMER0PRDH | 0x0C03          | 1        | CPU 定时器 0, 周期寄存器高电平  |
| TIMER0TCR  | 0x0C04          | 1        | CPU 定时器 0, 控制寄存器     |
| 预留         | 0x0C05          | 1        |                      |
| TIMER0TPR  | 0x0C06          | 1        | CPU 定时器 0, 预分频寄存器    |
| TIMER0TPRH | 0x0C07          | 1        | CPU 定时器 0, 预分频寄存器高电平 |
| TIMER1TIM  | 0x0C08          | 1        | CPU 定时器 1, 计数器寄存器    |
| TIMER1TIMH | 0x0C09          | 1        | CPU 定时器 1, 计数器寄存器高电平 |
| TIMER1PRD  | 0x0C0A          | 1        | CPU 定时器 1, 周期寄存器     |
| TIMER1PRDH | 0x0C0B          | 1        | CPU 定时器 1, 周期寄存器高电平  |
| TIMER1TCR  | 0x0C0C          | 1        | CPU 定时器 1, 控制寄存器     |
| 预留         | 0x0C0D          | 1        |                      |
| TIMER1TPR  | 0x0C0E          | 1        | CPU 定时器 1, 预分频寄存器    |
| TIMER1TPRH | 0x0C0F          | 1        | CPU 定时器 1, 预分频寄存器高电平 |
| TIMER2TIM  | 0x0C10          | 1        | CPU 定时器 2, 计数器寄存器    |
| TIMER2TIMH | 0x0C11          | 1        | CPU 定时器 2, 计数器寄存器高电平 |
| TIMER2PRD  | 0x0C12          | 1        | CPU 定时器 2, 周期寄存器     |
| TIMER2PRDH | 0x0C13          | 1        | CPU 定时器 2, 周期寄存器高电平  |
| TIMER2TCR  | 0x0C14          | 1        | CPU 定时器 2, 控制寄存器     |
| 预留         | 0x0C15          | 1        |                      |
| TIMER2TPR  | 0x0C16          | 1        | CPU 定时器 2, 预分频寄存器    |
| TIMER2TPRH | 0x0C17          | 1        | CPU 定时器 2, 预分频寄存器高电平 |
| 预留         | x0 C18-0x0 0C3F | 40       |                      |

### 4.3 增强型 PWM 模块

AVP32F08 器件包含高达 6 个增强型 PWM 模块 (ePWM1, ePWM2, ePWM3, ePWM4, ePWM5, ePWM6)。图 4-4 显示时基计数器同步方案 3。图 4-5 显示了与 ePWM 互连的信号。

表 4-2 显示 每个模块的完整 ePWM 寄存器设置和表 4-3 显示重新映射的寄存器配置。



(1) 默认情况下，ePWM 和 HRPWM 寄存器被映射到外设帧 1 ( PF1 )。表 4-2 显示该配置。重新映射寄存器至外设帧 3 ( PF3 ) 来启用 DMA 访问，MAPCNF 寄存器 ( 地址 0x702E ) 的位 0 ( MAPEPWM ) 必须被设置为 1。表 4-3 显示重新映射的配置。

图 4-4 时基计数器同步方案 3

表 4-2 ePWM 控制和状态寄存器(PF1 中的默认置)

| 名称      | ePWM1  | ePWM2  | ePWM3  | ePWM4  | ePWM5  | ePWM6  | 大小(x16)/#SHADOW | 说明                         |
|---------|--------|--------|--------|--------|--------|--------|-----------------|----------------------------|
| TBCTL   | 0x6800 | 0x6840 | 0x6880 | 0x68C0 | 0x6900 | 0x6940 | 1/0             | 时基控制寄存器                    |
| TBSTS   | 0x6801 | 0x6841 | 0x6881 | 0x68C1 | 0x6901 | 0x6941 | 1/0             | 时基状态寄存器                    |
| TBPHSHR | 0x6802 | 0x6842 | 0x6882 | 0x68C2 | 0x6902 | 0x6942 | 1/0             | 时基相位HRPWM 寄存器              |
| TBPHS   | 0x6803 | 0x6843 | 0x6883 | 0x68C3 | 0x6903 | 0x6943 | 1/0             | 时基相位寄存器                    |
| TBCTR   | 0x6804 | 0x6844 | 0x6884 | 0x68C4 | 0x6904 | 0x6944 | 1/0             | 时基计数器寄存器                   |
| TBPRD   | 0x6805 | 0x6845 | 0x6885 | 0x68C5 | 0x6905 | 0x6945 | 1/1             | 时基周期寄存器集                   |
| CMPCTL  | 0x6807 | 0x6847 | 0x6887 | 0x68C7 | 0x6907 | 0x6947 | 1/0             | 计数器比较控制寄存器                 |
| CMPAHR  | 0x6808 | 0x6848 | 0x6888 | 0x68C8 | 0x6908 | 0x6948 | 1/1             | 时基比较 A HRPWM 寄存器           |
| CMPA    | 0x6809 | 0x6849 | 0x6889 | 0x68C9 | 0x6909 | 0x6949 | 1/1             | 计数器比较 A 寄存器集               |
| CMPB    | 0x680A | 0x684A | 0x688A | 0x68CA | 0x690A | 0x694A | 1/1             | 计数器比较 B 寄存器集               |
| AQCTLA  | 0x680B | 0x684B | 0x688B | 0x68CB | 0x690B | 0x694B | 1/0             | 用于输出A 的操作限定器控制寄存器          |
| AQCTLB  | 0x680C | 0x684C | 0x688C | 0x68CC | 0x690C | 0x694C | 1/0             | 用于输出B 的操作限定器控制寄存器          |
| AQSFR   | 0x680D | 0x684D | 0x688D | 0x68CD | 0x690D | 0x694D | 1/0             | 操作限定器软件强制寄存器               |
| AQCSFR  | 0x680E | 0x684E | 0x688E | 0x68CE | 0x690E | 0x694E | 1/1             | 操作限定器连续S/W 强制寄存器集          |
| DBCTL   | 0x680F | 0x684F | 0x688F | 0x68CF | 0x690F | 0x694F | 1/1             | 死区生成器控制寄存器                 |
| DBRED   | 0x6810 | 0x6850 | 0x6890 | 0x68D0 | 0x6910 | 0x6950 | 1/0             | 死区生成器上升沿延迟计数寄存器            |
| DBFED   | 0x6811 | 0x6851 | 0x6891 | 0x68D1 | 0x6911 | 0x6951 | 1/0             | 死区生成器下降沿延迟计数寄存器            |
| TZSEL   | 0x6812 | 0x6852 | 0x6892 | 0x68D2 | 0x6912 | 0x6952 | 1/0             | 触发区选择寄存器 <sup>(1)</sup>    |
| TZCTL   | 0x6814 | 0x6854 | 0x6894 | 0x68D4 | 0x6914 | 0x6954 | 1/0             | 触发区控制寄存器 <sup>(1)</sup>    |
| TZEINT  | 0x6815 | 0x6855 | 0x6895 | 0x68D5 | 0x6915 | 0x6955 | 1/0             | 触发区启用中断寄存器 <sup>(1)</sup>  |
| TZFLG   | 0x6816 | 0x6856 | 0x6896 | 0x68D6 | 0x6916 | 0x6956 | 1/0             | 触发区标志寄存器                   |
| TZCLR   | 0x6817 | 0x6857 | 0x6897 | 0x68D7 | 0x6917 | 0x6957 | 1/0             | 触发区清除寄存器 <sup>(1)</sup>    |
| TZFR    | 0x6818 | 0x6858 | 0x6898 | 0x68D8 | 0x6918 | 0x6958 | 1/0             | 触发区强制寄存器 <sup>(1)</sup>    |
| ETSEL   | 0x6819 | 0x6859 | 0x6899 | 0x68D9 | 0x6919 | 0x6959 | 1/0             | 事件触发器选择寄存器                 |
| ETPS    | 0x681A | 0x685A | 0x689A | 0x68DA | 0x691A | 0x695A | 1/0             | 事件触发器预分频寄存器                |
| ETFLG   | 0x681B | 0x685B | 0x689B | 0x68DB | 0x691B | 0x695B | 1/0             | 事件触发器标志寄存器                 |
| ETCLR   | 0x681C | 0x685C | 0x689C | 0x68DC | 0x691C | 0x695C | 1/0             | 事件触发器清除寄存器                 |
| ETFR    | 0x681D | 0x685D | 0x689D | 0x68DD | 0x691D | 0x695D | 1/0             | 事件触发器强制寄存器                 |
| PCCTL   | 0x681E | 0x685E | 0x689E | 0x68DE | 0x691E | 0x695E | 1/0             | PWM 斩波器控制寄存器               |
| HRCNFG  | 0x6820 | 0x6860 | 0x68A0 | 0x68E0 | 0x6920 | 0x6960 | 1/0             | HRPWM 配置寄存器 <sup>(1)</sup> |
| TBCTL   | 0x6800 | 0x6840 | 0x6880 | 0x68C0 | 0x6900 | 0x6940 | 1/0             | 时基控制寄存器                    |
| TBSTS   | 0x6801 | 0x6841 | 0x6881 | 0x68C1 | 0x6901 | 0x6941 | 1/0             | 时基状态寄存器                    |

(1) 寄存器受 EALLOW 保护。

表 4-3 ePWM 控制和状态寄存器(PF3 中的默认置重新映射的配置-可由 DMA 访问)

| 名称      | ePWM1  | ePWM2  | ePWM3  | ePWM4  | ePWM5  | ePWM6  | 大小(x16)/<br>#SHADOW | 说明                         |
|---------|--------|--------|--------|--------|--------|--------|---------------------|----------------------------|
| TBCTL   | 0x5800 | 0x5840 | 0x5880 | 0x58C0 | 0x5900 | 0x5940 | 1/0                 | 时基控制寄存器                    |
| TBSTS   | 0x5801 | 0x5841 | 0x5881 | 0x58C1 | 0x5901 | 0x5941 | 1/0                 | 时基状态寄存器                    |
| TBPHSHR | 0x5802 | 0x5842 | 0x5882 | 0x58C2 | 0x5902 | 0x5942 | 1/0                 | 时基相位HRPWM 寄存器              |
| TBPHS   | 0x5803 | 0x5843 | 0x5883 | 0x58C3 | 0x5903 | 0x5943 | 1/0                 | 时基相位寄存器                    |
| TBCTR   | 0x5804 | 0x5844 | 0x5884 | 0x58C4 | 0x5904 | 0x5944 | 1/0                 | 时基计数器寄存器                   |
| TBPRD   | 0x5805 | 0x5845 | 0x5885 | 0x58C5 | 0x5905 | 0x5945 | 1/1                 | 时基周期寄存器集                   |
| CMPCTL  | 0x5807 | 0x5847 | 0x5887 | 0x58C7 | 0x5907 | 0x5947 | 1/0                 | 计数器比较控制寄存器                 |
| CMPAHR  | 0x5808 | 0x5848 | 0x5888 | 0x58C8 | 0x5908 | 0x5948 | 1/1                 | 时基比较 A HRPWM 寄存器           |
| CMPA    | 0x5809 | 0x5849 | 0x5889 | 0x58C9 | 0x5909 | 0x5949 | 1/1                 | 计数器比较 A 寄存器设置              |
| CMPB    | 0x580A | 0x584A | 0x588A | 0x58CA | 0x590A | 0x594A | 1/1                 | 计数器比较 B 寄存器设置              |
| AQCTLA  | 0x580B | 0x584B | 0x588B | 0x58CB | 0x590B | 0x594B | 1/0                 | 用于输出 A 的操作限定器控制寄存器         |
| AQCTLB  | 0x580C | 0x584C | 0x588C | 0x58CC | 0x590C | 0x594C | 1/0                 | 用于输出 B 的操作限定器控制寄存器         |
| AQSFRC  | 0x580D | 0x584D | 0x588D | 0x58CD | 0x590D | 0x594D | 1/0                 | 操作限定器软件强制寄存器               |
| AQCSFRC | 0x580E | 0x584E | 0x588E | 0x58CE | 0x590E | 0x594E | 1/1                 | 操作限定器连续 S/W 强制寄存器设置        |
| DBCTL   | 0x580F | 0x584F | 0x588F | 0x58CF | 0x590F | 0x594F | 1/1                 | 死区生成器控制寄存器                 |
| DBRED   | 0x5810 | 0x5850 | 0x5890 | 0x58D0 | 0x5910 | 0x5950 | 1/0                 | 死区生成器上升沿延迟计数寄存器            |
| DBFED   | 0x5811 | 0x5851 | 0x5891 | 0x58D1 | 0x5911 | 0x5951 | 1/0                 | 死区生成器下降沿延迟计数寄存器            |
| TZSEL   | 0x5812 | 0x5852 | 0x5892 | 0x58D2 | 0x5912 | 0x5952 | 1/0                 | 触发区选择寄存器 <sup>(1)</sup>    |
| TZCTL   | 0x5814 | 0x5854 | 0x5894 | 0x58D4 | 0x5914 | 0x5954 | 1/0                 | 触发区控制寄存器 <sup>(1)</sup>    |
| TZEINT  | 0x5815 | 0x5855 | 0x5895 | 0x58D5 | 0x5915 | 0x5955 | 1/0                 | 触发区启用中断寄存器 <sup>(1)</sup>  |
| TZFLG   | 0x5816 | 0x5856 | 0x5896 | 0x58D6 | 0x5916 | 0x5956 | 1/0                 | 触发区标志寄存器                   |
| TZCLR   | 0x5817 | 0x5857 | 0x5897 | 0x58D7 | 0x5917 | 0x5957 | 1/0                 | 触发区清除寄存器 <sup>(1)</sup>    |
| TZFRC   | 0x5818 | 0x5858 | 0x5898 | 0x58D8 | 0x5918 | 0x5958 | 1/0                 | 触发区强制寄存器 <sup>(1)</sup>    |
| ETSEL   | 0x5819 | 0x5859 | 0x5899 | 0x58D9 | 0x5919 | 0x5959 | 1/0                 | 事件触发器选择寄存器                 |
| ETPS    | 0x581A | 0x585A | 0x589A | 0x58DA | 0x591A | 0x595A | 1/0                 | 事件触发器预分频寄存器                |
| ETFLG   | 0x581B | 0x585B | 0x589B | 0x58DB | 0x591B | 0x595B | 1/0                 | 事件触发器标志寄存器                 |
| ETCLR   | 0x581C | 0x585C | 0x589C | 0x58DC | 0x591C | 0x595C | 1/0                 | 事件触发器清除寄存器                 |
| ETFRC   | 0x581D | 0x585D | 0x589D | 0x58DD | 0x591D | 0x595D | 1/0                 | 事件触发器强制寄存器                 |
| PCCTL   | 0x581E | 0x585E | 0x589E | 0x58DE | 0x591E | 0x595E | 1/0                 | PWM 斩波器控制寄存器               |
| HRCNFG  | 0x5820 | 0x5860 | 0x58A0 | 058E0  | 0x5920 | 0x5960 | 1/0                 | HRPWM 配置寄存器 <sup>(1)</sup> |

(1) 寄存器受 EALLOW 保护。



图 4-5 ePWM 子模块显示关键内部信号互连

## 4.4 高分辨率 PWM (HRPWM)

HRPWM 模块提供 PWM 分辨率（时间粒度），此分辨率大大好于使用传统数字 PWM 方法所能导出的分辨率。HRPWM 模块的关键点为：

- 大大扩展了传统导出数字 PWM 的时间分辨率功能
- 通常在有效 PWM 分辨率下降到低于大约 9-10 位时使用。当用一个 100MHz 的 CPU/系统时钟时，PWM 频率大于大约 200kHz 时会发生这种情况。
- 这个功能可被用在占空比和相移控制方法中。
- 通过对 ePWM 模块的比较 A 和相位寄存器的扩展来控制更加精细的时间粒度控制或者边沿定位。
- HRPWM 功能，只在 ePWM 模块的 A 信号路径上提供（也就是说，在 EPWMxA 输出上提供）。EPWMxB 输出具有传统 PWM 功能。

## 4.5 增强型捕捉模块 (eCAP)

AVP32F08 器件包括 6 个增强型捕获 (eCAP) 模块 (eCAP1, eCAP2, eCAP3, eCAP4, eCAP5 和 eCAP6)。图 4-6 显示了一个模块的功能功能框图。



图 4-6 eCAP 功能功能框图

eCAP 模块以 SYSCLKOUT 速率计时。

PCLKCR1 寄存器中的时钟使能位(ECAP1ENCLK, ECAP2ENCLK, ECAP3ENCLK, ECAP4ENCLK,

ECAP5ENCLK,ECAP6ENCLK)被单独用来关闭 eCAP 模块 ( 针对低功耗运行 )。复位后，ECAP1ENCLK,ECAP2ENCLK,ECAP3ENCLK,ECAP4ENCLK,ECAP5ENCLK,ECAP6ENCLK 被设为低电平，表明外设时钟关闭。

表 4-4 eCAP 控制和状态寄存器

| 名称     | eCAP1             | eCAP2             | eCAP3             | eCAP4             | eCAP5             | eCAP6             | 大小<br>(x 16) | 说明          |
|--------|-------------------|-------------------|-------------------|-------------------|-------------------|-------------------|--------------|-------------|
| TSCTR  | 0x6A00            | 0x6A20            | 0x6A40            | 0x6A60            | 0x6A80            | 0x6AA0            | 2            | 时间戳计数器      |
| CTRPHS | 0x6A02            | 0x6A22            | 0x6A42            | 0x6A62            | 0x6A82            | 0x6AA2            | 2            | 计数器相位偏移值寄存器 |
| CAP1   | 0x6A04            | 0x6A24            | 0x6A44            | 0x6A64            | 0x6A84            | 0x6AA4            | 2            | 捕捉1 寄存器     |
| CAP2   | 0x6A06            | 0x6A26            | 0x6A46            | 0x6A66            | 0x6A86            | 0x6AA6            | 2            | 捕捉2 寄存器     |
| CAP3   | 0x6A08            | 0x6A28            | 0x6A48            | 0x6A68            | 0x6A88            | 0x6AA8            | 2            | 捕捉3 寄存器     |
| CAP4   | 0x6A0A            | 0x6A2A            | 0x6A4A            | 0x6A6A            | 0x8A6A            | 0x6AAA            | 2            | 捕捉4 寄存器     |
| 预留     | 0x6A0C-<br>0x6A12 | 0x6A2C-<br>0x6A32 | 0x6A4C-<br>0x6A52 | 0x6A6C-<br>0x6A72 | 0x6A8C-<br>0x6A92 | 0x6AAC-<br>0x6AB2 | 8            | 预留          |
| ECCTL1 | 0x6A14            | 0x6A34            | 0x6A54            | 0x6A74            | 0x6A94            | 0x6AB4            | 1            | 捕捉控制寄存器1    |
| ECCTL2 | 0x6A15            | 0x6A35            | 0x6A55            | 0x6A75            | 0x6A95            | 0x6AB5            | 1            | 捕捉控制寄存器2    |
| ECEINT | 0x6A16            | 0x6A36            | 0x6A56            | 0x6A76            | 0x6A96            | 0x6AB6            | 1            | 捕捉中断使能寄存器   |
| ECFLG  | 0x6A17            | 0x6A37            | 0x6A57            | 0x6A77            | 0x6A97            | 0x6AB7            | 1            | 捕捉中断标志寄存器   |
| ECCLR  | 0x6A18            | 0x6A38            | 0x6A58            | 0x6A78            | 0x6A98            | 0x6AB8            | 1            | 捕捉中断清除寄存器   |
| ECFRC  | 0x6A19            | 0x6A39            | 0x6A59            | 0x6A79            | 0x6A99            | 0x6AB9            | 1            | 捕捉中断强制寄存器   |
| 预留     | 0x6A1A-<br>0x6A1F | 0x6A3A-<br>0x6A3F | 0x6A5A-<br>0x6A5F | 0x6A7A-<br>0x6A7F | 0x6A9A-<br>0x6A9F | 0x6ABA-<br>0x6ABF | 6            | 预留          |

## 4.6 增强型正交编码器脉冲 (eQEP)

该器件包括高达 2 个增强型正交编码器(eQEP)模块(eQEP1，eQEP2)。[图 4-7](#) 显示了 eQEP 模块的方框。



图 4-7 eQEP 功能框图

表 4-5 显示了 eQEP 寄存器的汇总。

表 4-5 eQEP 控制和状态寄存器

| 名称       | eQEP1<br>地址   | eQEP2<br>地址   | eQEP1<br>大小(x16)/<br>#SHADOW | 说明             |
|----------|---------------|---------------|------------------------------|----------------|
| QPOSCNT  | 0x6B00        | 0x6B40        | 2/0                          | eQEP 位置计数器     |
| QPOSINIT | 0x6B02        | 0x6B42        | 2/0                          | eQEP 初始化位置计数   |
| QPOSMAX  | 0x6B04        | 0x6B44        | 2/0                          | eQEP 最大位置计数    |
| QPOSCMP  | 0x6B06        | 0x6B46        | 2/1                          | eQEP 位置比较      |
| QPOSILAT | 0x6B08        | 0x6B48        | 2/0                          | eQEP 索引位置锁存    |
| QPOSSLAT | 0x6B0A        | 0x6B4A        | 2/0                          | eQEP 选通脉冲位置锁存  |
| QPOSLAT  | 0x6B0C        | 0x6B4C        | 2/0                          | eQEP 位置锁存      |
| QUTMR    | 0x6B0E        | 0x6B4E        | 2/0                          | eQEP 单位定时器     |
| QUPRD    | 0x6B10        | 0x6B50        | 2/0                          | eQEP 单位周期寄存器   |
| QWDTMR   | 0x6B12        | 0x6B52        | 1/0                          | eQEP 看门狗定时器    |
| QWDPRD   | 0x6B13        | 0x6B53        | 1/0                          | eQEP 看门狗周期寄存器  |
| QDECCTL  | 0x6B14        | 0x6B54        | 1/0                          | eQEP 解码器控制寄存器  |
| QEPCCTL  | 0x6B15        | 0x6B55        | 1/0                          | eQEP 控制寄存器     |
| QCACPCTL | 0x6B16        | 0x6B56        | 1/0                          | eQEP 捕捉控制寄存器   |
| QPOSCTL  | 0x6B17        | 0x6B57        | 1/0                          | eQEP 位置比较控制寄存器 |
| QEINT    | 0x6B18        | 0x6B58        | 1/0                          | eQEP 中断使能寄存器   |
| QFLG     | 0x6B19        | 0x6B59        | 1/0                          | eQEP 中断标志寄存器   |
| QCLR     | 0x6B1A        | 0x6B5A        | 1/0                          | eQEP 中断清除寄存器   |
| QFRC     | 0x6B1B        | 0x6B5B        | 1/0                          | eQEP 中断强制寄存器   |
| QEPCSTS  | 0x6B1C        | 0x6B5C        | 1/0                          | eQEP 状态寄存器     |
| QCTMR    | 0x6B1D        | 0x6B5D        | 1/0                          | eQEP 捕捉定时器     |
| QCPRD    | 0x6B1E        | 0x6B5E        | 1/0                          | eQEP 捕捉周期寄存器   |
| QCTMRLAT | 0x6B1F        | 0x6B5F        | 1/0                          | eQEP 捕捉定时器锁存   |
| QCPRDLAT | 0x6B20        | 0x6B60        | 1/0                          | eQEP 捕捉周期锁存    |
| 预留       | 0x6B21-0x6B3F | 0x6B61-0x6B7F | 31/0                         |                |

## 4.7 ADC 特性

ADC 模块具有 16 个通道，并可配置为用于 ePWM 模块的 2 个独立的 8 通道模块。可将 2 个独立的 8 通道模块级联成 1 个 16 通道模块。尽管有多个输入通道和 2 个序列发生器，但在 ADC 模块中只有一个转换器。图 4-8 显示了 ADC 模块的功能框图。

ADC 模块的功能包括：

- 具有内置 S/H 的12/16位ADC内核
- 模拟输入：0.0 V至3.0 V（高于3.0 V的电压会产生满量程转换结果。）
- 快速转换速率：在7.5 MHz ADC时钟，3.75百万次采样每秒钟（MSPS）时高达267 ns
- 16 个输入通道，多路复用输入
- 自动排序功能可在单个会话中提供多达16个“自动转换”。可以对每个转换进行编程，以选择16个

输入通道中的任何一个

- 可将排序器作为 2 个独立的 8 态排序器，或作为 1 个较大的 16 态排序器使用（即 2 个级联的 8 态排序器）。
- 16 个结果寄存器（可单独寻址）存储转换值
  - 输入模拟电压的数字值由以下公式得出：

Digital Value = 0

when  $input \leq 0V$

$$\text{Digital Value} = 4096 \times \frac{\text{Input Analog Voltage-ADCL0}}{3} \quad \text{when } 0V < input < 3V$$

Digital Value = 4095

when  $input \geq 3V$

- 多种触发源启动序列转换
  - S/W -软件立即启动
  - ePWM 触发ADC开始转换
  - XINT2 触发ADC开始转换
- 灵活的中断控制允许对每个序列结束（EOS）或每隔一个EOS的中断请求。
- 排序器可运行于“启动/停止”，以便多个“时分触发”请求同步转换
- SOCA和SOCB触发器可以在双排序器模式下独立运行。
- 采样保持（S/H）采集时间窗口具有单独的预分频控制。



图 4-8 ADC 模块的功能框图

要获得指定的 ADC 精度，正确的电路板布局非常关键。为尽可能达到最佳效果，引入 ADCIN 引脚的走线不应太靠近数字信号通道。这是为了最大程度地减少数字线路上因 ADC 输入耦合而产生的开关噪声。而且，适当的隔离技术必须被用来将数字电源从 ADC 模块电源引脚(VDD1A18, VDD2A18, VDDA2, VDDAIO)上隔离。[图 4-9](#) 显示针对器件的 ADC 引脚。

---

### 注

1. 用 SYSCLKOUT 速率对 ADC 寄存器进行访问。ADC 模块的内部时序由高速外设时钟(HSPCLK)控制。
2. 基于 ADCENCLK 和 HALT 信号的 ADC 模块的运行方式如下：
  - ADCENCLK：复位时，这个信号必须为低电平。虽然复位为低电平有效(XRS)，到寄存器的时钟将仍然起作用。有必要确保所有寄存器和模式进入它们的复位状态。然而，模拟模块将处于一个低功耗非激活状态。一旦复位变成高电平，那么到寄存器的时钟将被禁用。当用户将 ADCENCLK 信号设定为高电平时，那么到寄存器的时钟将被启用并且模拟模块将被启用。在 ADC 稳定并且可被使用之前，将有一个特定的时间延迟（毫秒范围内）。
  - HALT：这个模式只影响模拟模块。它不影响寄存器。在这个模式下，ADC 模块进入低功耗模式。这个模式将停止到 CPU 的时钟，即 HSPCLK；因此，将间接的关闭 ADC 逻辑。

---

[图 4-9](#) 显示了针对内部基准的 ADC 引脚偏置而图 4-10 显示了针对外部基准的 ADC 引脚偏置。



- A. 所有电源引脚建议外接解耦电容。
- B. 运放驱动的模拟输入不会降低ADC性能。

**图 4-9 采样内部基准的 ADC 引脚连接**



- A. 所有电源引脚建议外挂解耦电容。
- B. 运放驱动的模拟输入不会降低ADC性能。
- C. ADCREFIN输入外部电压通过ADC基准选择寄存器的位15: 14配置，不同的外部输入电压值配置不同寄存器值，外部电压基准的精度将直接影响ADC采样的精度。

图 4-10 采用外部基准的 ADC 引脚连接

## 4.7.1 ADC 未启用时引脚连接方式

即使 ADC 模块未启用，仍建议保持针对模拟电源引脚的供电连接。关于 ADC 未启用时其引脚的连接方式，总结如下：

- $V_{DD1A18}/V_{DD2A18-}$  连接至  $V_{DD}$
- $V_{DDA2}, V_{DDAIO-}$  连接至  $V_{DDIO}$
- $V_{SS1AGND}/V_{SS2AGND}, V_{SSA2}, V_{SSAIO-}$  连接至  $V_{SS}$
- $ADCLO$  - 连接至  $V_{SS}$
- $ADCREFIN$  - 连接至  $V_{SS}$
- $ADCREFP/ADCREFM$  - 连接一个  $100nF$  电容器至  $V_{SS}$
- $ADCRESEXT$  - 连接一个  $20k\Omega$  电阻器（非常松散的耐受）至  $V_{SS}$ 。
- $ADCINAn, ADCINBn$  - 连接至  $V_{SS}$

当 ADC 未被使用时，为了达到节能的目的，请确保到 ADC 模块的时钟未被打开。当在一个应用中使用 ADC 模块时，未使用的 ADC 输入引脚应被连接至模拟接地 ( $V_{SS1AGND}/V_{SS2AGND}$ )

---

### 注

只有当 ADC 的校准程序从引导 ROM 执行时，ADC 的增益误差和偏移误差参数才为额定值。更多信息请查阅 节 4.7.3。

---

## 4.7.2 ADC 寄存器

表 4-6 中所列寄存器对 ADC 操作进行配置、控制和监视。

表 4-6 ADC 寄存器

| 名称           | 地址 <sup>(1)</sup> | 地址 <sup>(2)</sup> | 大小(x 16) | 说明               |
|--------------|-------------------|-------------------|----------|------------------|
| ADCTRL1      | 0x7100            |                   | 1        | ADC 控制寄存器1       |
| ADCTRL2      | 0x7101            |                   | 1        | ADC 控制寄存器2       |
| ADCMAXCONV   | 0x7102            |                   | 1        | ADC 最大转换信道数寄存器   |
| ADCCHSELSEQ1 | 0x7103            |                   | 1        | ADC 信道选择定序控制寄存器1 |
| ADCCHSELSEQ2 | 0x7104            |                   | 1        | ADC 信道选择定序控制寄存器2 |
| ADCCHSELSEQ3 | 0x7105            |                   | 1        | ADC 信道选择定序控制寄存器3 |
| ADCCHSELSEQ4 | 0x7106            |                   | 1        | ADC 信道选择定序控制寄存器4 |
| ADCSEQSR     | 0x7107            |                   | 1        | ADC 自动定序状态寄存器    |
| ADCRESULT0   | 0x7108            | 0x0B00            | 1        | ADC 转换结果缓冲寄存器0   |
| ADCRESULT1   | 0x7109            | 0x0B01            | 1        | ADC 转换结果缓冲寄存器1   |
| ADCRESULT2   | 0x710A            | 0x0B02            | 1        | ADC 转换结果缓冲寄存器2   |
| ADCRESULT3   | 0x710B            | 0x0B03            | 1        | ADC 转换结果缓冲寄存器3   |
| ADCRESULT4   | 0x710C            | 0x0B04            | 1        | ADC 转换结果缓冲寄存器4   |
| ADCRESULT5   | 0x710D            | 0x0B05            | 1        | ADC 转换结果缓冲寄存器5   |
| ADCRESULT6   | 0x710E            | 0x0B06            | 1        | ADC 转换结果缓冲寄存器6   |

|             |                  |        |   |                  |
|-------------|------------------|--------|---|------------------|
| ADCRESULT7  | 0x710F           | 0x0B07 | 1 | ADC 转换结果缓冲寄存器 7  |
| ADCRESULT8  | 0x7110           | 0x0B08 | 1 | ADC 转换结果缓冲寄存器 8  |
| ADCRESULT9  | 0x7111           | 0x0B09 | 1 | ADC 转换结果缓冲寄存器 9  |
| ADCRESULT10 | 0x7112           | 0x0B0A | 1 | ADC 转换结果缓冲寄存器 10 |
| ADCRESULT11 | 0x7113           | 0x0B0B | 1 | ADC 转换结果缓冲寄存器 11 |
| ADCRESULT12 | 0x7114           | 0x0B0C | 1 | ADC 转换结果缓冲寄存器 12 |
| ADCRESULT13 | 0x7115           | 0x0B0D | 1 | ADC 转换结果缓冲寄存器 13 |
| ADCRESULT14 | 0x7116           | 0x0B0E | 1 | ADC 转换结果缓冲寄存器 14 |
| ADCRESULT15 | 0x7117           | 0x0B0F | 1 | ADC 转换结果缓冲寄存器 15 |
| ADCTRL3     | 0x7118           |        | 1 | ADC 控制寄存器 3      |
| ADCTRL4     | 0x711A           |        | 1 | ADC 控制寄存器 4      |
| ADCST       | 0x7119           |        | 1 | ADC 状态寄存器        |
| 预留          | 0x711B           |        | 1 |                  |
| ADCREFSEL   | 0x711C           |        | 1 | ADC 基准选择寄存器      |
| ADCOFFTRIM  | 0x711D           |        | 1 | ADC 偏移调整寄存器      |
| 预留          | 0x711E<br>0x711F |        | 2 |                  |

(1)本列中的寄存器为外设帧 2 寄存器。

(2)ADC 结果寄存器是双映射。外设帧 2(0x7108-0x7117)中的位置为 2 等待状态，且为左对齐。外设帧 0 空间 ( 0x0B00-0x0B0F ) 的位置对 CPU 访问是 1 等待状态和对于 DMA 访问是 0 等待状态，右对齐。在 ADC 的高速/连续转换使用期间，使用 0 等待状态位置进行 ADC 结果到用户内存的快速转换。

### 4.7.3 ADC 校准

ADC\_cal()例程被工厂编程到 Advchip 预留的 OTP 存储器中。引导 ROM 自动调用 ADC\_cal()例程来使用特定器件的校准数据来初始化 ADCREFSEL 和 ADCOFFTRIM 寄存器。正常运行期间，这个过程中会自动发生，无需用户进行任何操作。

如开发过程中，引导 ROM 程序未被执行，则 ADCREFSEL 和 ADCOFFTRIM 就必须由应用程序进行初始化。

---

#### 注

这些寄存器初始化失败将导致 ADC 的功能不能达到技术规格。

如果系统复位或 ADC 模块使用 ADC 控制寄存器 1 中的 14 位 ( 复位 ) 复位，则必须重复例程。

---

## 4.8 多通道缓冲串行端口 McBSP

McBSP 模块有以下特性：

- 全双工通信
- 允许连续数据流的双缓冲数据寄存器
- 用于接收和发送的独立成帧和时钟

- 外部移位时钟生成或者一个内部可设定频率移位时钟
- 支持 8, 12, 16, 20, 24 及 32 位在内的宽数据结构
- 以 LSB 或者 MSB 开头的 8 位数据传输
- 用于帧同步和数据时钟的可编程极性
- 高度可编程内部时钟和帧生成
- 到工业标准 CODEG、模拟接口芯片(AIC)、和其它串行连接的 A/D 和 D/A 器件的直接接口
- 与 SPI 兼容器件一起工作
- McBSP 上支持下列应用接口：
  - T1/E1 成帧器
  - 符合 IOM-2 的器件
  - AC97 兼容器件 ( 提供所需的多相位帧同步功能。 )
  - IIS 兼容器件
  - 串行外设接口(SPI)
- McBSP 时钟速率：

$$CLKG = \frac{CLKSRG}{(1+CLKGDV)}$$

CLKSRG 时钟源可以是 LSPCLK, CLKX 或者 CLKR。串行端口性能受到 I/O 缓冲器开关速度的影响。内部预分频器必须根据使用的时钟源进行调整，外设速度将低于 I/O 缓冲器速度。



图 4-11 McBSP 模块的功能框图。

提供了 McBSP 寄存器得详细介绍如[表 4-7](#) 所示。

表 4-7 McBSP 寄存器汇总

| 名称          | McBSP-A地址 | McBSP-B地址 | 类型  | 复位值    | 说明               |
|-------------|-----------|-----------|-----|--------|------------------|
| 数据寄存器，接收、发送 |           |           |     |        |                  |
| DRR2        | 0x5000    | 0x5040    | R   | 0x0000 | McBSP 数据接收寄存器2   |
| DRR1        | 0x5001    | 0x5041    | R   | 0x0000 | McBSP 数据接收寄存器1   |
| DXR2        | 0x5002    | 0x5042    | W   | 0x0000 | McBSP 数据发送寄存器2   |
| DXR1        | 0x5003    | 0x5043    | W   | 0x0000 | McBSP 数据发送寄存器1   |
| McBSP 控制寄存器 |           |           |     |        |                  |
| SPCR2       | 0x5004    | 0x5044    | 读/写 | 0x0000 | McBSP 串行端口控制寄存器2 |
| SPCR1       | 0x5005    | 0x5045    | 读/写 | 0x0000 | McBSP 串行端口控制寄存器1 |
| RCR2        | 0x5006    | 0x5046    | 读/写 | 0x0000 | McBSP 接收控制寄存器2   |

|          |        |        |     |        |                    |
|----------|--------|--------|-----|--------|--------------------|
| RCR1     | 0x5007 | 0x5047 | 读/写 | 0x0000 | McBSP 接收控制寄存器1     |
| XCR2     | 0x5008 | 0x5048 | 读/写 | 0x0000 | McBSP 发送控制寄存器2     |
| XCR1     | 0x5009 | 0x5049 | 读/写 | 0x0000 | McBSP 发送控制寄存器1     |
| SRGR2    | 0x500A | 0x504A | 读/写 | 0x0000 | McBSP 采样率发生器寄存器2   |
| SRGR1    | 0x500B | 0x504B | 读/写 | 0x0000 | McBSP 采样率发生器寄存器1   |
| 多通道控制寄存器 |        |        |     |        |                    |
| MCR2     | 0x500C | 0x504C | 读/写 | 0x0000 | McBSP 多通道寄存器2      |
| MCR1     | 0x500D | 0x504D | 读/写 | 0x0000 | McBSP 多通道寄存器1      |
| RCERA    | 0x500E | 0x504E | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区A |
| RCERB    | 0x500F | 0x504F | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区B |
| XCERA    | 0x5010 | 0x5050 | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区A |
| XCERB    | 0x5011 | 0x5051 | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区B |
| PCR      | 0x5012 | 0x5052 | 读/写 | 0x0000 | McBSP 引脚控制寄存器      |
| RCERC    | 0x5013 | 0x5053 | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区C |
| RCERD    | 0x5014 | 0x5054 | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区D |
| XCERC    | 0x5015 | 0x5055 | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区C |
| XCERD    | 0x5016 | 0x5056 | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区D |
| RCERE    | 0x5017 | 0x5057 | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区E |
| RCERF    | 0x5018 | 0x5058 | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区F |
| XCERE    | 0x5019 | 0x5059 | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区E |
| XCERF    | 0x501A | 0x505A | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区F |
| RCERG    | 0x501B | 0x505B | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区G |
| RCERH    | 0x501C | 0x505C | 读/写 | 0x0000 | McBSP 接收通道使能寄存器分区H |
| XCERG    | 0x501D | 0x505D | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区G |
| XCERH    | 0x501E | 0x505E | 读/写 | 0x0000 | McBSP 发送通道使能寄存器分区H |
| MFFINT   | 0x5023 | 0x5063 | 读/写 | 0x0000 | McBSP 中断使能寄存器      |

## 4.9 增强型控制器局域网 eCAN

CAN 模块有下列特性：

- 与CAN 协议，版本2.0B 完全兼容
- 支持高达1Mbps 的数据速率
- 32 个邮箱，每一个邮箱有下列属性：
  - 可配置为接收或者发送
  - 可使用标准或者扩展标识符进行配置
  - 有一个可编辑接收屏蔽
  - 支持数据和远程帧
  - 由0 至8 字节数据组成
  - 在接收和发送消息上使用一个32 位时间戳

- 防止接收新消息
- 保持发送消息的动态可编辑优先级
- 采用一个具有两个中断级别的可编辑中断机制
- 在发送或者接收超时采用一个可编辑报警
- 低功耗模式
- 总线活动上的可编辑唤醒
- 对远程请求消息的自动答复
- 丢失仲裁或者错误情况下的帧自动重传
- 由一个特定消息同步的32位本地网络时间计数器（与邮箱16协同通信）
- 自测模式
  - 运行在接收自身消息的回路模式。用来提供一个虚拟的确认，从而不需要由其他节点来提供确认位的需要。

---

#### 注

对于 100MHz 的 SYSCLKOUT，最小的比特率为 7.812 kbps；

---



图 4-12 eCAN 功能框图和接口电路



图 4-13 eCAN-A 内存映射

### 注

如果 eCAN 模块未在应用中使用，提供的 RAM ( LAM , MOTS , MOTO , 和邮箱 RAM ) 可被用作通用 RAM。为实现这一功能 CAN 模块时钟应被启用。



图 4-14 eCAN-B 内存映射

[表4-8](#)中列出的eCAN 寄存器，通过CPU对其改写进行eCan控制器和消息目标得配置和控制。

eCAN 控制寄存器只支持32位读取/写入操作。邮箱RAM 可进行16 位或者32 位访问。32 位访问应对齐到一个偶数边界。

表 4-8 eCAN 寄存器映射<sup>(1)</sup>

| 名称      | eCAN-A 地址 | eCAN-B 地址 | 大小(x32) | 说明                  |
|---------|-----------|-----------|---------|---------------------|
| CANME   | 0x6000    | 0x6200    | 1       | 邮箱启用                |
| CANMD   | 0x6002    | 0x6202    | 1       | 邮箱方向                |
| CANTRS  | 0x6004    | 0x6204    | 1       | 发送请求设定              |
| CANTRR  | 0x6006    | 0x6206    | 1       | 发送请求复位              |
| CANTA   | 0x6008    | 0x6208    | 1       | 传输确认                |
| CANAA   | 0x600A    | 0x620A    | 1       | 中止确认                |
| CANRMP  | 0x600C    | 0x620C    | 1       | 接收消息等待              |
| CANRML  | 0x600E    | 0x620E    | 1       | 接收消息丢失              |
| CANRFP  | 0x6010    | 0x6210    | 1       | 远程帧等待               |
| CANGAM  | 0x6012    | 0x6212    | 1       | 全局接收屏蔽              |
| CANMC   | 0x6014    | 0x6214    | 1       | 主器件控制               |
| CANBTC  | 0x6016    | 0x6216    | 1       | 位时序配置               |
| CANES   | 0x6018    | 0x6218    | 1       | 错误和状态               |
| CANTEC  | 0x601A    | 0x621A    | 1       | 发送错误计数器             |
| CANREC  | 0x601C    | 0x621C    | 1       | 接收错误计数器             |
| CANGIFO | 0x601E    | 0x621E    | 1       | 全局中断标志0             |
| CANGIM  | 0x6020    | 0x6220    | 1       | 全局中断屏蔽              |
| CANGIF1 | 0x6022    | 0x6222    | 1       | 全局中断标志1             |
| CANMIM  | 0x6024    | 0x6224    | 1       | 邮箱中断屏蔽              |
| CANMIL  | 0x6026    | 0x6226    | 1       | 邮箱中断级别              |
| CANOPC  | 0x6028    | 0x6228    | 1       | 写覆盖保护控制             |
| CANTIOC | 0x602A    | 0x622A    | 1       | TX I/O 控制           |
| CANRIOC | 0x602C    | 0x622C    | 1       | RX I/O 控制           |
| CANTSC  | 0x602E    | 0x622E    | 1       | 时间戳计数器 (保留在SCC 模式中) |
| CANTOC  | 0x6030    | 0x6230    | 1       | 超时控制 (保留在SCC 模式中)   |
| CANTOS  | 0x6032    | 0x6232    | 1       | 超时状态 (保留在SCC 模式中)   |

(1) 这些寄存器被映射至外设帧 1。

## 4.10 异步串行通信接口 SCI

AVP32F08器件包括两个异步串行通信接口(SCI) 模块。SCI 模块支持CPU 与其它异步外设之间的使用标准非归零码(NRZ) 格式的数字通信。SCI 接收器和发送器是双缓冲的，并且它们中的每一个有其自身独立的使能和中断位。两个器件都可独立或者同时地运行在全双工模式。为了确保数据完整性，SCI 在中断检测、奇偶性、超载和组帧错误方面对接收到的数据进行检查。通过一个16 位波特率选择寄存器，可将比特率设定为超过65000 种不同的波特率。

每个SCI 模块的特性包括：

- 两个外部引脚：
  - SCITXD: SCI 发送-输出引脚
  - SCIRXD: SCI 接收-输入引脚

注释：两个引脚如果不被用于SCI 的话，可配置用作GPIO。

- 波特率被设定为64K 个不同速率

$$\text{Baudrate} = \frac{LSPCLK}{(1 + BRR) * 8} \quad \text{当 } BRR \neq 0$$
$$\text{Baudrate} = \frac{LSPCLK}{16} \quad \text{当 } BRR = 0$$

- 数据-字格式

- 1个开始位
  - 数据-字长度可被设定为1 至8 位
  - 可选偶/奇/无奇偶校验位
  - 1个或者2个停止位

- 四个错误检测标志：奇偶、超载、组帧和中断检测

- 两个唤醒多处理器模式：空闲线路和地址位

- 半双工或者全双工运行

- 双缓冲接收和发送功能

- 可通过带有状态标志的中断驱动或者轮询算法来完成发射器和接收器操作。

- 发送器：TXRDY 标志（发射器缓冲寄存器已经准备好接收另外字符）和TX EMPTY（TX 空）标志（发送器移位寄存器已空）
  - 接收器：RXRDY 标志（接收器缓冲寄存器已经准备好接收另外的字符），BRKDT 标志（发生了中断条件）和RX ERROR 错误标志（监控四个中断条件）

- 用于发送器和接收器中断的独立使能位（除了BRKDT）

- NRZ（非归零）码格式

---

#### 注

所有处于这个模式中的寄存器是被连接至外设帧2 的8 位寄存器。当一个寄存器被访问时，低字节(7-0) , 和高字节(15-8) 内的寄存器数据被读作零。对高字节的写入操作无效。

---

#### 增强型特性：

- 自动波特率检测硬件逻辑电路
- 16 级发送/接收FIFO

SCI 端口运行由表 [4-9](#) , [表 4-10](#) 中列出的寄存器配置和控制

表 4-9 SCI-A 寄存器<sup>(1)(2)</sup>

| 名称                      | 地址        | 大小 ( x16 ) | 受 EALLOW 保护 | 说明                |
|-------------------------|-----------|------------|-------------|-------------------|
| SCICCRA                 | 0x00 7050 | 1          | 否           | SCI-A 通信控制寄存器     |
| SCICCTL1A               | 0x00 7051 | 1          | 否           | SCI-A 控制寄存器       |
| SCIHBAUDA               | 0x00 7052 | 1          | 否           | SCI-A 波特率寄存器，高位   |
| SCILBAUDA               | 0x00 7053 | 1          | 否           | SCI-A 波特率寄存器，低位   |
| SCICCTL2A               | 0x00 7054 | 1          | 否           | SCI-A 控制寄存器2      |
| SCIRXSTA                | 0x00 7055 | 1          | 否           | SCI-A 接收状态寄存器     |
| SCIRXEMUA               | 0x00 7056 | 1          | 否           | SCI-A 接收仿真数据缓冲寄存器 |
| SCIRXBUFA               | 0x00 7057 | 1          | 否           | SCI-A 接收数据缓冲寄存器   |
| SCITXBUFA               | 0x00 7059 | 1          | 否           | SCI-A 发送数据缓冲寄存器   |
| SCIFFTXA <sup>(2)</sup> | 0x00 705A | 1          | 否           | SCI-A FIFO 发送寄存器  |
| SCIFFRXA <sup>(2)</sup> | 0x00 705B | 1          | 否           | SCI-A FIFO 接收寄存器  |
| SCIFFCTA <sup>(2)</sup> | 0x00 705C | 1          | 否           | SCI-A FIFO 控制寄存器  |
| SCIPRIA                 | 0x00 705F | 1          | 否           | SCI-A 优先级控制寄存器    |

(1) 这个表中的寄存器被映射到外设帧 2 空间。这空间只允许 16 位访问。32 位访问会产生未定义的后果。

(2) 这些寄存器是用于 FIFO 模式的全新寄存器。

表 4-10 SCI-B 寄存器<sup>(1)(2)</sup>

| 名称                      | 地址        | 大小 ( x16 ) | 受 EALLOW 保护 | 说明                |
|-------------------------|-----------|------------|-------------|-------------------|
| SCICCRB                 | 0x00 7750 | 1          | 否           | SCI-B 通信控制寄存器     |
| SCICCTL1B               | 0x00 7751 | 1          | 否           | SCI-B 控制寄存器       |
| SCIHBAUDB               | 0x00 7752 | 1          | 否           | SCI-B 波特率寄存器，高位   |
| SCILBAUDB               | 0x00 7753 | 1          | 否           | SCI-B 波特率寄存器，低位   |
| SCICCTL2B               | 0x00 7754 | 1          | 否           | SCI-B 控制寄存器2      |
| SCIRXSTB                | 0x00 7755 | 1          | 否           | SCI-B 接收状态寄存器     |
| SCIRXEMUB               | 0x00 7756 | 1          | 否           | SCI-B 接收仿真数据缓冲寄存器 |
| SCIRXBUFB               | 0x00 7757 | 1          | 否           | SCI-B 接收数据缓冲寄存器   |
| SCITXBUFB               | 0x00 7759 | 1          | 否           | SCI-B 发送数据缓冲寄存器   |
| SCIFFTXB <sup>(2)</sup> | 0x00 775A | 1          | 否           | SCI-B FIFO 发送寄存器  |
| SCIFFRXB <sup>(2)</sup> | 0x00 775B | 1          | 否           | SCI-B FIFO 接收寄存器  |
| SCIFFCTB <sup>(2)</sup> | 0x00 775C | 1          | 否           | SCI-B FIFO 控制寄存器  |
| SCIPRIB                 | 0x00 775F | 1          | 否           | SCI-B 优先级控制寄存器    |

(1) 这个表中的寄存器被映射到外设帧 2 空间。这空间只允许 16 位访问。32 位访问会产生未定义的后果。

(2) 这些寄存器是用于 FIFO 模式的全新寄存器。

图4-15 显示了SCI 模块功能框图。



图 4-15 串行通信接口 SCI 模块功能框图

## 4.11 串行通信接口 SPI

AVP32F08 器件包括四引脚的串行通信接口(SPI) 模块。SPI模块命名为SPI-A。SPI是一种高速、同步串行I/O端口，此端口可在设定的位传输速率上将一个设定长度 ( 1至16 位 ) 的串行比特流移入和移出器件。通常，SPI用于DSP与外部扩展外设或其它处理器之间的通信。典型应用包括外部I/O或者诸如移位寄存器、显示驱动器和ADC等类似外设扩展。多器件通信由SPI的主、从模式操作控制。SPI 模块的特性包括：

- 四个外部引脚：
  - SPISOMI : SPI 从器件输出/主器件输入引脚
  - SPISIMO : SPI 从器件输入/主器件输出引脚
  - SPISTE : SPI 从器件发送使能引脚
  - SPICLK : SPI 串行时钟引脚

**注释**：如果SPI 模块未被使用，所有四个引脚可被用作GPIO。

- 两个运行模式：主控和受控
- 波特率：125 个不同的可编辑速率

$$\text{Baud rate} = \frac{\text{LSPCLK}}{(\text{SPIBRR}+1)} \quad \text{当 SPIBRR}=3 \sim 127$$

$$\text{Baud rate} = \frac{\text{LSPCLK}}{4} \quad \text{当 SPIBRR}=0,1,2$$

- 数据字长度：1~16数据位
- 包括4种时钟模式 ( 由时钟极性和时钟相位的位控制 )：
  - 无相位延迟的下降沿：SPICLK高电平有效。SPI 在SPICLK信号的下降沿上发送数据，而在SPICLK信号的上升沿上接收数据。
  - 有相位延迟的下降沿：SPICLK高电平有效。SPI 在SPICLK信号下降沿的一半周期之前发送数据，而在SPICLK信号的下降沿上接收数据。
  - 无相位延迟的上升沿：SPICLK低电平无效。SPI 在SPICLK信号的上升沿上发送数据，而在SPICLK信号的下降沿上接收数据。
  - 有相位延迟的上升沿：SPICLK低电平无效。SPI 在SPICLK信号下降沿之前的半个周期发送数据，而在SPICLK信号的上升沿上接收数据。
- 同时接收和发送操作 ( 发送功能可在软件中被禁用 )
- 通过中断驱动或者轮询算法来完成发射器和接收器运行。
- 9 个SPI 模块控制寄存器：位于控制寄存器内，帧开始地址7040h。

---

### 注

所有处于此模式中的寄存器是被连接至外设帧2的8位寄存器。当一个寄存器被访问时，数据位于低字节(7-0)，高字节(15-8)内的寄存器数据读为零。对高字节的写操作无效。

---

增强型特性：

- 16 级发送/接收FIFO
- 带有延迟的发送控制

SPI 端口运行由[表4-11](#)中列出的寄存器配置和控制。

**表 4-11 SPI-A 寄存器**

| 名称       | 地址     | 大小 ( x16 ) | 说明 <sup>(1)</sup> |
|----------|--------|------------|-------------------|
| SPICCR   | 0x7040 | 1          | SPI-A 配置控制寄存器     |
| SPICTL   | 0x7041 | 1          | SPI-A 运行控制寄存器     |
| SPISTS   | 0x7042 | 1          | SPI-A 状态寄存器       |
| SPIBRR   | 0x7044 | 1          | SPI-A 波特率寄存器      |
| SPIRXEMU | 0x7046 | 1          | SPI-A 接收仿真缓冲器寄存器  |
| SPIRXBUF | 0x7047 | 1          | SPI-A 串行输入缓冲器寄存器  |
| SPITXBUF | 0x7048 | 1          | SPI-A串行输出缓冲器寄存器   |
| SPIDAT   | 0x7049 | 1          | SPI-A 串行数据寄存器     |
| SPIFFTX  | 0x704A | 1          | SCI-A FIFO 发送寄存器  |
| SPIFFRX  | 0x704B | 1          | SCI-A FIFO 接收寄存器  |
| SPIFFCT  | 0x704C | 1          | SCI-A FIFO 控制寄存器  |
| SPIPRI   | 0x704F | 1          | SCI-A 优先级控制寄存器    |

(1) 这些寄存器被映射至外设帧 2。这空间只允许 16 位访问。32 位访问会产生未定义的后果。

[图4-16](#)是一个处于受控模式下的SPI 的功能框图。



A. 主器件将 **SPISTE** 引脚拉低，将器件驱动为从模式。

图 4-16 SPI 模块功能框图 (受控模式)

## 4.12 内部集成电路 I2C

AVP32F08 包含一个 I2C 串行端口。图 4-17 显示了此器件内的 I2C 外设模块接口。



- A. I2C寄存器以SYSCLKOUT速率访问，I2C内部时序和端口的信号波形同样基于SYSCLKOUT速率。
- B. PCLKCR0寄存器的时钟使能位I2CAENCLK可关闭以支持低功耗运行。器件复位时，I2CAENCLK清零代表外设时钟关闭。

图 4-17 I2C 外设模块接口框图

I2C 模块具有以下特性：

- 符合飞利浦半导体 I2C 总线规格 ( 版本 2.1 )：
  - 支持 1 位至 8 位格式传输
  - 7 位和 10 位寻址模式
  - 常规调用
  - START 字节模式
  - 支持多个主发送器和从接收器
  - 支持多个从发送器和主接收器
  - 组合主器件发送/接收和接收/发送模式

- 数据传输速率从 10kbps 到高达 400kbps ( I2C 快速模式速率 )
- 16 字接收 FIFO 和 16 字发送 FIFO
- 可以生成中断供给到 CPU。中断事件可由下列条件生成：
  - 发送数据准备好
  - 接收数据准备好
  - 寄存器访问准备好
  - 没有接收到确认
  - 仲裁丢失
  - 检测到停止条件
  - 被寻址为从器件
- 在 FIFO 模式下，CPU 可以使用附加的中断
- 模块启用/禁用能力
- 自由数据格式模式

用于扩展 I2C 端口操作得寄存器如表 4-12 所示。

表 4-12 I2C-A 寄存器

| 名称      | 地址     | 说明                       |
|---------|--------|--------------------------|
| I2COAR  | 0x7900 | I2C 自身的地址寄存器             |
| I2CIER  | 0x7901 | I2C 中断使能寄存器              |
| I2CSTR  | 0x7902 | I2C 状态寄存器                |
| I2CCLKL | 0x7903 | I2C 时钟低电平时间分频器寄存器        |
| I2CCLKH | 0x7904 | I2C 时钟高电平时间分频器寄存器        |
| I2CCNT  | 0x7905 | I2C 数据计数寄存器              |
| I2CDRR  | 0x7906 | I2C 数据接收寄存器              |
| I2CSAR  | 0x7907 | I2C 从器件地址寄存器             |
| I2CDXR  | 0x7908 | I2C 数据发送寄存器              |
| I2CMDR  | 0x7909 | I2C 模式寄存器                |
| I2CISRC | 0x790A | I2C 中断源寄存器               |
| I2CPSC  | 0x790C | I2C 预分频器寄存器              |
| I2CFFTX | 0x7920 | I2C FIFO 发送寄存器           |
| I2CFFRX | 0x7921 | I2C FIFO 接收寄存器           |
| I2CRSR  | -      | I2C 接收移位寄存器 ( 不可访问 CPU ) |
| I2CXSR  | -      | I2C 发送移位寄存器 ( 不可访问 CPU ) |

## 4.13 通用输入输出复用 GPIO MUX

在 AVP32F08 器件上，除了提供独立的引脚位拆裂 I/O 功能外，GPIO MUX 还可以将最多 3 个独立的外设信号复用在一个单一的 GPIO 引脚上。每个引脚的 GPIO MUX 功能框图显示在图 4-18 中。由于 I2C 引脚的开漏特性，关联引脚的 GPIO MUX 功能框图是不同的。

---

### 注

从 GPxMUXn 和 GPxQSELn 寄存器写入，到动作有效存在两个 SYSCLKOUT 周期延迟。

---



- A. 代表端口，A 或 B。例如，GPxDIR 是指 GPADIR 和 GPBDIR 寄存器，这取决于所选择的特定 GPIO 引脚。
  - B. 在相同的存储器位置存取 GPxDAT 锁定/读取。
  - C. 这是一个常用的 GPIO MUX 功能框图。并不是所有选项都可用于所有 GPIO 引脚。

图 4-18 GPIO 复用

AVP32F08QP100S 支持 35 个 GPIO 引脚。GPIO 控制和数据寄存器被映射到外设帧 1 以在寄存器上启用 32 位运行（连同 16 位访问）。[表 4-13](#) 显示了 GPIO 寄存器映射。

表 4-13 GPIO 寄存器

| 名称                                      | 地址            | 大小 (x16) | 说明                                   |
|-----------------------------------------|---------------|----------|--------------------------------------|
| <b>GPIO 控制寄存器 (受 EALLOW 保护)</b>         |               |          |                                      |
| GPACTRL                                 | 0x6F80        | 2        | GPIO A 控制寄存器 (GPIO0 至 31)            |
| GPAQSEL1                                | 0x6F82        | 2        | GPIO A 限定器选择 1 寄存器 (GPIO0 至 15)      |
| GPAQSEL2                                | 0x6F84        | 2        | GPIO A 限定器选择 2 寄存器 (GPIO16 至 31)     |
| GPAMUX1                                 | 0x6F86        | 2        | GPIO A MUX 1 寄存器 (GPIO0 至 15)        |
| GPAMUX2                                 | 0x6F88        | 2        | GPIO A MUX 2 寄存器 (GPIO16 至 31)       |
| GPADIR                                  | 0x6F8A        | 2        | GPIO A 方向寄存器 (GPIO0 至 31)            |
| GPAPUD                                  | 0x6F8C        | 2        | GPIO A 上拉电阻器禁用寄存器 (GPIO0 至 GPIO31)   |
| 预留                                      | 0x6F8E-0x6F8F | 2        |                                      |
| GPBCTRL                                 | 0x6F90        | 2        | GPIO B 控制寄存器 (GPIO32 至 63)           |
| GPBQSEL1                                | 0x6F92        | 2        | GPIO B 限定器选择 1 寄存器 (GPIO32 至 47)     |
| GPBQSEL2                                | 0x6F94        | 2        | GPIO B 限定器选择 2 寄存器 (GPIO48 至 63)     |
| GPBMUX1                                 | 0x6F96        | 2        | GPIO B MUX 1 寄存器 (GPIO32 至 47)       |
| GPBMUX2                                 | 0x6F98        | 2        | GPIO B MUX 2 寄存器 (GPIO48 至 63)       |
| GPBDIR                                  | 0x6F9A        | 2        | GPIO B 方向寄存器 (GPIO32 至 44)           |
| GPBPUD                                  | 0x6F9C        | 2        | GPIO B 上拉电阻器禁用寄存器 (GPIO38 至 44)      |
| 预留                                      | 0x6F9E-0x6FA5 | 8        |                                      |
| GPCMUX1                                 | 0x6FA6        | 2        | GPIO C MUX 1 寄存器 (GPIO64 至 79)       |
| GPCMUX2                                 | 0x6FA8        | 2        | GPIO C MUX 2 寄存器 (GPIO80 至 87)       |
| GPCDIR                                  | 0x6FAA        | 2        | GPIO C 方向寄存器 (GPIO64 至 87)           |
| GPCPUD                                  | 0x6FAC        | 2        | GPIO C 上拉电阻器禁用寄存器 (GPIO64 至 87)      |
| 预留                                      | 0x6FAE-0x6FBF | 18       |                                      |
| <b>GPIO 数据寄存器 (不受 EALLOW 保护)</b>        |               |          |                                      |
| GPADAT                                  | 0x6FC0        | 2        | GPIO A 数据寄存器 (GPIO0 至 31)            |
| GPASET                                  | 0x6FC2        | 2        | GPIO A 数据设定寄存器 (GPIO0 至 31)          |
| GPACLEAR                                | 0x6FC4        | 2        | GPIO A 数据清除寄存器 (GPIO0 至 31)          |
| GPATOGGLE                               | 0x6FC6        | 2        | GPIO A 数据取反寄存器 (GPIO0 至 31)          |
| GPBDAT                                  | 0x6FC8        | 2        | GPIO B 数据寄存器 (GPIO32 至 63)           |
| GPBSET                                  | 0x6FCA        | 2        | GPIO B 数据设定寄存器 (GPIO32 至 63)         |
| GPBCLEAR                                | 0x6FCC        | 2        | GPIO B 数据清除寄存器 (GPIO32 至 63)         |
| GPBTOGGLE                               | 0x6FCE        | 2        | GPIO B 数据取反寄存器 (GPIO32 至 63)         |
| GPCDAT                                  | 0x6FD0        | 2        | GPIO C 数据寄存器 (GPIO64 至 87)           |
| GPCSET                                  | 0x6FD2        | 2        | GPIO C 数据设定寄存器 (GPIO64 至 87)         |
| GPCCLEAR                                | 0x6FD4        | 2        | GPIO C 数据清除寄存器 (GPIO64 至 87)         |
| GPCTOGGLE                               | 0x6FD6        | 2        | GPIO C 数据取反寄存器 (GPIO64 至 87)         |
| 预留                                      | 0x6FD8-0x6FDF | 8        |                                      |
| <b>GPIO 中断和低功耗模式选择寄存器 (受 EALLOW 保护)</b> |               |          |                                      |
| GPIOXINT1SEL                            | 0x6FE0        | 1        | XINT1 GPIO 输入选择寄存器 (GPIO0 至 31)      |
| GPIOXINT2SEL                            | 0x6FE1        | 1        | XINT2 GPIO 输入选择寄存器 (GPIO0 至 GPIO31)  |
| GPIOXNIMISEL                            | 0x6FE2        | 1        | XNMI GPIO 输入选择寄存器 (GPIO0 至 GPIO31)   |
| GPIOXINT3SEL                            | 0x6FE3        | 1        | XINT3 GPIO 输入选择寄存器 (GPIO32 至 GPIO63) |
| GPIOXINT4SEL                            | 0x6FE4        | 1        | XINT4 GPIO 输入选择寄存器 (GPIO32 至 GPIO63) |
| GPIOXINT5SEL                            | 0x6FE5        | 1        | XINT5 GPIO 输入选择寄存器 (GPIO32 至 GPIO63) |
| GPIOXINT6SEL                            | 0x6FE6        | 1        | XINT6 GPIO 输入选择寄存器 (GPIO32 至 GPIO63) |
| GPIOXINT7SEL                            | 0x6FE7        | 1        | XINT7 GPIO 输入选择寄存器 (GPIO32 至 GPIO63) |

|             |               |    |                                 |
|-------------|---------------|----|---------------------------------|
| GPIOLOPMSEL | 0x6FE8        | 2  | LPM GPIO 选择寄存器 (GPIO0 至 GPIO31) |
| 预留          | 0x6FEA-0x6FFF | 22 |                                 |

**表 4-14 GPIO-A 复用器外设选择矩阵**

| 寄存器位      |        | 外设选择                              |                       |                       |                       |
|-----------|--------|-----------------------------------|-----------------------|-----------------------|-----------------------|
| GPADIR    | GPADAT | GPAMUX1                           | GPIOx                 | PER1                  | PER2                  |
| GPASET    | GPACLR | GPAQSEL1                          | GPAMUX1 = 0,0         | GPAMUX1 = 0,1         | GPAMUX1 = 1,0         |
| GPATOGGLE |        |                                   |                       |                       |                       |
| QUALPRD0  | 0      | 1, 0                              | GPIO0 (I/O)           | EPWM1A (O)            | 预留                    |
|           | 1      | 3, 2                              | GPIO1 (I/O)           | EPWM1B (O)            | ECAP6 (I/O)           |
|           | 2      | 5, 4                              | GPIO2 (I/O)           | EPWM2A (O)            | 预留                    |
|           | 3      | 7, 6                              | GPIO3 (I/O)           | EPWM2B (O)            | ECAP5 (I/O)           |
|           | 4      | 9, 8                              | GPIO4 (I/O)           | EPWM3A (O)            | 预留                    |
|           | 5      | 11, 10                            | GPIO5 (I/O)           | EPWM3B (O)            | MFSRA (I/O)           |
|           | 6      | 13, 12                            | GPIO6 (I/O)           | EPWM4A (O)            | EPWMSYNC1 (I)         |
|           | 7      | 15, 14                            | GPIO7 (I/O)           | EPWM4B (O)            | MCLKRA (I/O)          |
| QUALPRD1  | 8      | 17, 16                            | GPIO8 (I/O)           | EPWM5A (O)            | CANTXB (O)            |
|           | 9      | 19, 18                            | GPIO9 (I/O)           | EPWM5B (O)            | SCITXDB (O)           |
|           | 10     | 21, 20                            | GPIO10 (I/O)          | EPWM6A (O)            | CANRXB (I)            |
|           | 11     | 23, 22                            | GPIO11 (I/O)          | EPWM6B (O)            | SCIRXDB (I)           |
|           | 12     | 25, 24                            | GPIO12 (I/O)          | TZ1(I)                | CANTXB (O)            |
|           | 13     | 27, 26                            | GPIO13 (I/O)          | TZ2(I)                | CANRXB (I)            |
|           | 14     | 29, 28                            | GPIO14 (I/O)          | TZ3(I)/XHOLD(I)       | SCITXDB (O)           |
|           | 15     | 31, 30                            | GPIO15 (I/O)          | TZ4(I)/XHOLDA(O)      | SCIRXDB (I)           |
|           |        | <b>GPAMUX2</b><br><b>GPAQSEL2</b> | <b>GPAMUX2 = 0, 0</b> | <b>GPAMUX2 = 0, 1</b> | <b>GPAMUX2 = 1, 0</b> |
| QUALPRD2  | 16     | 1, 0                              | GPIO16 (I/O)          | SPISIMOA (I/O)        | CANTXB (O)            |
|           | 17     | 3, 2                              | GPIO17 (I/O)          | SPISOMIA (I/O)        | CANRXB (I)            |
|           | 18     | 5, 4                              | GPIO18 (I/O)          | SPICLKA (I/O)         | SCITXDB (O)           |
|           | 19     | 7, 6                              | GPIO19 (I/O)          | SPISTEA(I/O)          | CANRXA (I)            |
|           | 20     | 9, 8                              | GPIO20 (I/O)          | EQEP1A (I)            | MDXA (O)              |
|           | 21     | 11, 10                            | GPIO21 (I/O)          | EQEP1B (I)            | MDRA (I)              |
|           | 22     | 13, 12                            | GPIO22 (I/O)          | EQEP1S (I/O)          | MCLKXA (I/O)          |
|           | 23     | 15, 14                            | GPIO23 (I/O)          | EQEP11 (I/O)          | MFSXA (I/O)           |
| QUALPRD3  | 24     | 17, 16                            | GPIO24 (I/O)          | ECAP1 (I/O)           | MDXB (O)              |
|           | 25     | 19, 18                            | GPIO25 (I/O)          | ECAP2 (I/O)           | MDRB (I)              |
|           | 26     | 21, 20                            | GPIO26 (I/O)          | ECAP3 (I/O)           | MCLKXB (I/O)          |
|           | 27     | 23, 22                            | GPIO27 (I/O)          | ECAP4 (I/O)           | EQEP2S (I/O)          |
|           | 28     | 25, 24                            | GPIO28 (I/O)          | SCIRXDA (I)           | XZCS6(O)              |
|           | 29     | 27, 26                            | GPIO29 (I/O)          | SCITXDA (O)           | XA19(O)               |
|           | 30     | 29, 28                            | GPIO30 (I/O)          | CANRXA (I)            | XA18(O)               |
|           | 31     | 31, 30                            | GPIO31 (I/O)          | CANTXA (O)            | XA17(O)               |

表 4-15 GPIO-B 复用器外设选择矩阵

| 寄存器位                                              |    | 外设选择                |                        |                       |                       |                       |  |  |
|---------------------------------------------------|----|---------------------|------------------------|-----------------------|-----------------------|-----------------------|--|--|
| GPBDIR<br>GPBDAT<br>GPBSET<br>GPBCLR<br>GPBToggle |    | GPBMUX1<br>GPBQSEL1 | GPIOx<br>GPBMUX1 = 0,0 | PER1<br>GPBMUX1 = 0,1 | PER2<br>GPBMUX1 = 1,0 | PER3<br>GPBMUX1 = 1,1 |  |  |
| QUALPRD0                                          | 0  | 1, 0                | GPIO32(I/O)            | SDAA (I/OC)(1)        | EPWMSYNCI (I)         | ADCSOCAO(O)           |  |  |
|                                                   | 1  | 3, 2                | GPIO33(I/O)            | SCLA (I/OC)(1)        | EPWMSYNCO (O)         | ADCSOCBO(O)           |  |  |
|                                                   | 2  | 5, 4                | GPIO34 (I/O)           | ECAP1 (I/O)           | XREADY (I)            |                       |  |  |
|                                                   | 3  | 7, 6                | GPIO35(I/O)            | SCITXDA (O)           | XR/W(O)               |                       |  |  |
|                                                   | 4  | 9, 8                | GPIO36(I/O)            | SCIRXDA (I)           | XZCS0(O)              |                       |  |  |
|                                                   | 5  | 11, 10              | GPIO37(I/O)            | ECAP2 (I/O)           | XZCS7(O)              |                       |  |  |
|                                                   | 6  | 13, 12              | GPIO38(I/O)            |                       | XWE0(O)               |                       |  |  |
|                                                   | 7  | 15, 14              | GPIO39(I/O)            |                       | XA16(O)               |                       |  |  |
| QUALPRD1                                          | 8  | 17, 16              | GPIO40(I/O)            | XA0/XWE1(O)           |                       |                       |  |  |
|                                                   | 9  | 19, 18              | GPIO41 (I/O)           |                       |                       |                       |  |  |
|                                                   | 10 | 21, 20              | GPIO42(I/O)            |                       |                       |                       |  |  |
|                                                   | 11 | 23, 22              | GPIO43(I/O)            |                       |                       |                       |  |  |
|                                                   | 12 | 25, 24              | GPIO44(I/O)            |                       |                       |                       |  |  |
|                                                   | 13 | 27, 26              | GPIO45 (I/O)           |                       |                       |                       |  |  |
|                                                   | 14 | 29, 28              | GPIO46(I/O)            |                       |                       |                       |  |  |
|                                                   | 15 | 31, 30              | GPIO47(I/O)            |                       |                       |                       |  |  |
| GPBMUX2<br>GPBQSEL2                               |    | GPBMUX2 = 0, 0      | GPBMUX2 = 0, 1         | GPBMUX2 = 1, 0        | GPBMUX2 = 1, 1        |                       |  |  |
| QUALPRD2                                          | 16 | 1, 0                | GPIO48 (I/O)           | ECAP5 (I/O)           | XD31(I/O)             |                       |  |  |
|                                                   | 17 | 3, 2                | GPIO49 (I/O)           | ECAP6 (I/O)           | XD30 (I/O)            |                       |  |  |
|                                                   | 18 | 5, 4                | GPIO50 (I/O)           | EQEP1A (I)            | XD29 (I/O)            |                       |  |  |
|                                                   | 19 | 7, 6                | GPIO51 (I/O)           | EQEP1B (I)            | XD28 (I/O)            |                       |  |  |
|                                                   | 20 | 9, 8                | GPIO52 (I/O)           | EQEP1S (I/O)          | XD27 (I/O)            |                       |  |  |
|                                                   | 21 | 11, 10              | GPIO53 (I/O)           | EQEP1I (I/O)          | XD26 (I/O)            |                       |  |  |
|                                                   | 22 | 13, 12              | GPIO54 (I/O)           | SPISIMOA (I/O)        | XD25 (I/O)            |                       |  |  |
|                                                   | 23 | 15, 14              | GPIO55 (I/O)           | SPISOMIA (I/O)        | XD24 (I/O)            |                       |  |  |
| QUALPRD3                                          | 24 | 17, 16              | GPIO56 (I/O)           | SPICLKA (I/O)         | XD23 (I/O)            |                       |  |  |
|                                                   | 25 | 19, 18              | GPIO57 (I/O)           | SPISTEA(I/O)          | XD22(I/O)             |                       |  |  |
|                                                   | 26 | 21, 20              | GPIO58 (I/O)           | MCLKRA (I/O)          | XD21 (I/O)            |                       |  |  |
|                                                   | 27 | 23, 22              | GPIO59 (I/O)           | MFSRA (I/O)           | XD20 (I/O)            |                       |  |  |
|                                                   | 28 | 25, 24              | GPIO60(I/O)            | MCLKRB (I/O)          | XD19(I/O)             |                       |  |  |
|                                                   | 29 | 27, 26              | GPIO61 (I/O)           | MFSRB (I/O)           | XD18 (I/O)            |                       |  |  |
|                                                   | 30 | 29, 28              | GPIO62 (I/O)           | SCIRXDC (I)           | XD17 (I/O)            |                       |  |  |
|                                                   | 31 | 31, 30              | GPIO63 (I/O)           | SCITXDC (O)           | XD16 (I/O)            |                       |  |  |

(1) I = 输入, O = 输出, OC = 开漏;

(2) 上述阴影标识的寄存器其对应的功能引脚未引出。

通过配置 GPxQSEL1/2 寄存器，用户可为每一个 GPIO 引脚选择输入限定的类型：

- 仅同步至 SYSCLKOUT (GPxQSEL1/2=0,0)：复位时所有 GPIO 引脚的默认模式，且仅将输入信号同步至系统时钟 (SYSCLKOUT)。
- 使用采样窗口的限定条件 ( GPxQSEL1/2=0,1 和 1,0 )：此模式在与系统时钟 (SYSCLKOUT)同步后，输入信号在输入被允许改变前，须满足一定数量周期限定。
- 采样周期由 GPxCTRL 寄存器内的 QUALPRD 位所指定，且可在每组 8 个信号中进行配置。它为输入信号采样指定了多个 SYSCLKOUT 周期。采样窗口可包含 3 次或 6 次采样，并且仅当所有采样与图 4.19 (对于 6 次采样) 所示一样，即全 0 或全 1 时，输出才会改变。
- 无同步 (GPxQSEL1/2=1,1)：此模式用于无需同步的外设 (同步不在外设内执行)。

由于器件上所要求的多级复用，有可能会有一个外设输入信号被映射到多于一个 GPIO 引脚的情况。此外，当一个输入信号未被选择时，输入信号将默认为一个 0 或者 1 状态，由外设而定。



图 4-19 采样窗口的限定

## 5 开发支持

该系列器件可提供配套的开发工具，其中包括评估处理器性能、生成代码、开发算法执行的工具，且完全集成以及调试软件和硬件模块。

基于该器件应用开发包含下列软件、硬件工具：

### 软件开发工具

- CCS工程仿真环境
  - C/C++ 编译器
  - 代码生成工具
  - 汇编器/连接器
  - 周期精确模拟器
- 应用算法
- 示例应用代码

### 硬件开发工具

- AVP32F08开发板
- 支持基于JTAG 的仿真器 - XDS510 , XDS110V1 , XDS100V1
- 通用5V 直流电源，建议供电能力至少1A@5V；
- 文档和仿真器连接线

## 6 电气规范

本章节对器件运行参数的绝对最大范围和建议运行条件进行阐述。

### 6.1 最大绝对额定值<sup>(1)(2)</sup>

|                                                                            |               |               |
|----------------------------------------------------------------------------|---------------|---------------|
| 电源电压范围 $V_{DDIO}$ , $V_{DD1A33}$                                           | 相对于 $V_{SS}$  | -0.3V 至 4.6V  |
| 电源电压范围 $V_{DDA2}$ , $V_{DDAIO}$                                            | 相对于 $V_{SSA}$ | -0.3 V 至 4.6V |
| 电源电压范围 $V_{DD}$                                                            | 相对于 $V_{SS}$  | -0.3 V 至 2.5V |
| 电源电压范围 $V_{DD1A18}$ , $V_{DD2A18}$                                         | 相对于 $V_{SSA}$ | -0.3V 至 4.6V  |
| 电源电压范围 $V_{SSA2}$ , $V_{SSAIO}$ , $V_{SSA1AGND}$ , $V_{SS2AGND}$           | 相对于 $V_{SS}$  | -0.3V 至 0.3V  |
| 输入电压范围 , $V_{IN}$                                                          |               | -0.3V 至 4.6V  |
| 输出电压范围 , $V_O$                                                             |               | -0.3V 至 4.6V  |
| 输入钳制电流 , $I_{IK}(V_{IN} < 0 \text{ 或者 } V_{IN} > V_{DDIO})$ <sup>(3)</sup> |               | $\pm 20mA$    |
| 输出钳制电流 , $I_{OK}(V_O < 0 \text{ 或者 } V_O > V_{DDIO})$                      |               | $\pm 20mA$    |
| 运行温度范围                                                                     | S1 版本         | -55°C 至 125°C |
| 结温范围 , $T_J$ <sup>(4)</sup>                                                |               | -40°C 至 150°C |
| 贮存温度范围 , $T_{stg}$ <sup>(4)</sup>                                          |               | -65°C 至 150°C |

- (1) 无补充说明前提下，此列表的最大绝对额定值在运行温度范围内指定。超过绝对最大限值的运行条件下使用可能会对器件造成永久损坏。此部分仅为应力限值，对在额定限值范围内使用以及超出 6.2 章节列出的其它条件并不适用，长时间运行在绝对最大限值条件下会影响设备可靠性。
- (2) 无补充说明前提下，所有电压值都是相对于  $V_{SS}$  的值。
- (3) 每个引脚上的持续钳制电流为  $\pm 2mA$ 。
- (4) 长期高温存储或超过定义最大限值使用均会导致缩短器件总体寿命。

## 6.2 建议的运行条件

在无补充说明时，均假设器件处于自然通风条件，且在恰当的工作温度范围运行。

|                                                                                                                                  |             | 最小值                   | 标称值                          | 最大值               | 单位  |
|----------------------------------------------------------------------------------------------------------------------------------|-------------|-----------------------|------------------------------|-------------------|-----|
| 器件电源电压, I/O, V <sub>DDIO</sub>                                                                                                   |             | 3.135                 | 3.3                          | 3.465             | V   |
| 器件电源电压CPU, V <sub>DD</sub>                                                                                                       |             | 1.53                  | 1.7                          | 1.87              |     |
| 电源接地, V <sub>SS</sub> , V <sub>SSIO</sub> , V <sub>SSAIO</sub> , V <sub>SSA2</sub> , V <sub>SS1AGND</sub> , V <sub>SS2AGND</sub> |             |                       | 0                            |                   | V   |
| ADC 电源电压(3.3V), V <sub>DDA2</sub> , V <sub>DDAIO</sub>                                                                           |             | 3.135                 | 3.3                          | 3.465             | V   |
| ADC 电源电压, V <sub>DD1A18</sub> , V <sub>DD2A18</sub>                                                                              |             | 1.53                  | 1.7                          | 1.87              |     |
| V <sub>DD1A33</sub>                                                                                                              |             | 3.135                 | 3.3                          | 3.465             | V   |
| 器件时钟频率(系统时时钟), f <sub>SYSCLKOUT</sub>                                                                                            | AVP32F08    | 2                     |                              | 120               | MHz |
| 高电平输入电压, V <sub>IH</sub>                                                                                                         | 除X1之外的其它输入  | 2                     |                              | V <sub>DDIO</sub> | V   |
|                                                                                                                                  | X1          | 0.7 * V <sub>DD</sub> |                              | V <sub>DD</sub>   |     |
| 低电平输入电压, V <sub>IL</sub>                                                                                                         | 除X1之外的其它输入  |                       | 0.8                          |                   | V   |
|                                                                                                                                  | X1          |                       | 0.3 * V <sub>DD</sub> + 0.05 |                   |     |
| 高电平输出源电流, V <sub>OH</sub> =2.4V, I <sub>OH</sub>                                                                                 | 除组2之外的其它I/O |                       |                              | -4                | mA  |
|                                                                                                                                  | 组2(1)       |                       |                              | -8                |     |
| 低电平输出灌电流, V <sub>OL</sub> =V <sub>OL</sub> (最大值), I <sub>OL</sub>                                                                | 除组2之外的其它I/O |                       | 4                            |                   | mA  |
|                                                                                                                                  | 组2(1)       |                       | 8                            |                   |     |
| 环境温度, T <sub>A</sub>                                                                                                             | S1(筛选)      | -55                   |                              | 125               | °C  |
| 结温, T <sub>J</sub>                                                                                                               |             |                       |                              | 125               | °C  |

(1) 组2引脚如下：GPIO28, GPIO29, GPIO30, GPIO31, TDO, XCLKOUT, EMU0, EMU1, XINTF pins, GPIO35-87,XRD。

## 6.3 电气特性

推荐的运行条件如下所示 (除非额外注明)

| 参数                                                |                                                              | 测试条件                                                          |               | 最小值                    | 典型值  | 最大值 | 单位 |
|---------------------------------------------------|--------------------------------------------------------------|---------------------------------------------------------------|---------------|------------------------|------|-----|----|
| <b>V<sub>OH</sub> 高电平输出电压</b>                     |                                                              | I <sub>OH</sub> =I <sub>OH</sub> 最大值                          |               | 2.4                    |      |     | V  |
|                                                   |                                                              | I <sub>OH</sub> =50μA                                         |               | V <sub>DDIO</sub> -0.2 |      |     |    |
| <b>V<sub>OL</sub> 低电平输出电压</b>                     |                                                              | I <sub>OL</sub> =I <sub>OL</sub> 最大值                          |               |                        |      | 0.4 | V  |
| <b>I<sub>IL</sub> 输入电流<br/>(低电平)</b>              | 上拉电阻器被启用<br>V <sub>DDIO</sub> =3.3V ,<br>V <sub>IN</sub> =0V | 所有带上拉 IO<br>(除 <b>XRS</b> 引脚)                                 | -80           | -145                   | -150 | μA  |    |
|                                                   |                                                              |                                                               | <b>XRS</b> 引脚 | -220                   |      |     |    |
|                                                   | 下拉电阻器被启用                                                     | V <sub>DDIO</sub> =3.3V , V <sub>IN</sub> =0V                 |               |                        | ±5   |     |    |
| <b>I<sub>IH</sub> 输入电流<br/>(高电平)</b>              | 上拉电阻器被启用                                                     | V <sub>DDIO</sub> =3.3V , V <sub>IN</sub> = V <sub>DDIO</sub> |               |                        | ±5   | μA  |    |
|                                                   | 下拉电阻器被启用                                                     | V <sub>DDIO</sub> =3.3V , V <sub>IN</sub> = V <sub>DDIO</sub> | 28            | 37                     | 80   |     |    |
| <b>I<sub>OZ</sub> 输出电流 , 上拉电阻器或者下拉<br/>电阻器被禁用</b> |                                                              | V <sub>O</sub> =V <sub>DDIO</sub> 或者 0V                       |               |                        | ±5   | μA  |    |
| <b>C<sub>i</sub> 输入电容</b>                         |                                                              |                                                               |               | 2                      |      | pF  |    |

(1) 除 **TRST** , TDO , XCLKOUT , XCLKIN , X1 , X2 外其余数字 IO 口均带上拉电阻 , **TRST** , TDO , XCLKOUT , XCLKIN 内部带下拉电阻。

## 6.4 流耗

表 6-1 AVP32F08 在 100MHz SYSCLKOUT 运行条件下的流耗

| 模式                | 测试条件                                                                                                                                                                                                                                                                                                               | $I_{DD}$    |       | $I_{DDIO}$ (1) |             | $I_{DDA18}$ (3) |             | $I_{DDA33}$ (4) |            |
|-------------------|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------|-------|----------------|-------------|-----------------|-------------|-----------------|------------|
|                   |                                                                                                                                                                                                                                                                                                                    | 典型值(5)      | 最大值   | 典型值(5)         | 最大值         | 典型值(5)          | 最大值         | 典型值(5)          | 最大值        |
| 可用 ( 闪存 ) (6)     | 下列的外设时钟被启用：<br>• ePWM1, ePWM2,<br>ePWM3, ePWM4,<br>ePWM5, ePWM6<br>• eCAP1, eCAP2, eCAP3,<br>eCAP4, eCAP5, eCAP6<br>• eQEP1, eQEP2<br>• eCAN-A<br>• SCI-A, SCI-B ( FIFO 模式 )<br>• SPI-A ( FIFO 模式 )<br>• ADC<br>• IC2<br>• CPU 定时器0 ,<br>CPU 定时器1 ,<br>CPU 定时器2<br>所有 PWM 引脚被切换至<br>150KHz。<br>所有 I/O 引脚保持未连接状态(7) | 110mA       | 140mA | 20mA           | 50mA        | 25mA            | 30mA        | 5mA             | 8mA        |
| IDLE ( 闲置 )       | 闪存被断电。<br>XCLKOUT 被关闭。下列的外设时钟被启用：<br>• eCAN-A<br>• SCI-A<br>• SPI-A                                                                                                                                                                                                                                                | 20mA        | 30mA  | 60 $\mu$ A     | 120 $\mu$ A | 180 $\mu$ A     | 190 $\mu$ A | 3 $\mu$ A       | 10 $\mu$ A |
| STANDBY<br>( 待机 ) | 闪存被断电。<br>外设时钟被关闭。                                                                                                                                                                                                                                                                                                 | 4mA         | 8mA   | 60 $\mu$ A     | 120 $\mu$ A | 75 $\mu$ A      | 90 $\mu$ A  | 3 $\mu$ A       | 10 $\mu$ A |
| HALT(8)           | 闪存被断电。<br>外设时钟被关闭。<br>输入时钟被禁用。 (9)                                                                                                                                                                                                                                                                                 | 200 $\mu$ A |       | 60 $\mu$ A     | 120 $\mu$ A | 3 $\mu$ A       | 30 $\mu$ A  | 3 $\mu$ A       | 10 $\mu$ A |

(1)  $I_{DDIO}$  电流取决于 I/O 引脚上的电气负载。

(2)  $I_{DDA18}$  包括进入  $V_{DD1A18}$  和  $V_{DD2A18}$  引脚的电流。为了实现所显示的用于 IDLE, STANDBY, 和 HALT 的  $I_{DDA18}$  电流, 必须通过写入 PCLKCR0 寄存器来明确关闭到 ADC 模块的时钟。

(3)  $I_{DDA33}$  包括进入  $V_{DDA2}$  和  $V_{DDAIO}$  和  $V_{DD1A33}$  引脚的电流。

(4) TYP 数适用于常温和标称电压。125°C 时的最大值, 和最大电压( $V_{DD} = 2.0V$  ;  $V_{DDIO}$  ,  $V_{DD1A33}$  ,  $V_{DDA} = 3.6V$ )。

(5) 当 SARAM 运行相同的代码时,  $I_{DDH}$  会随着代码从 0 等待状态运行而增加。

(6) 下面的操作在环路内完成 :

- 数据从SCI-A, SCI-B, SPI-A, McBSP-A, 和eCAN-A端口连续发出。
  - 执行乘法/加法运算。
  - 复位看门狗。
  - ADC正在执行持续转换。ADC中的数据通过DMA传送到SARAM。
  - 执行XINTF的32位读/写。
  - GPIO19翻转。
- (7) HALT模式IDD电流将随温度非线性增加。
- (8) 如果一个石英晶振或者陶瓷谐振器被用作时钟源, HALF模式将关闭内部振荡器。

---

### 注

器件集成的外设-I/O复用, 不支持同时使用所有可用外设。因为可能多个外设功能共用一个I/O引脚。但是可支持同时打开所有外设的时钟, 虽然此配置并无实际用途。按照此操作, 器件汲取的电流将大于流耗表中的额定值。

---

## 6.4.1 减少流耗

AVP32F08支持一种降低流耗的方法。通过关闭任意应用中未使用外设模块的时钟, 可降低运行流耗。此外, 可利用三种低功耗模式进一步降低流耗。[表6-2](#)列出了通过关闭不同外设时钟, 所获得流耗降低的典型值。

**表 6-2 不同外设的典型流耗<sup>(1)</sup>**

| 外设模块      | IDD 电流减少/模块(mA) <sup>(2)</sup> |
|-----------|--------------------------------|
| ADC       | 6.5 <sup>(3)</sup>             |
| I2C       | 1                              |
| eQEP      | 1                              |
| ePWM      | 2                              |
| eCAP      | 2.5                            |
| SCI       | 1.5                            |
| SPI       | 2                              |
| eCAN      | 4                              |
| McBSP     | 2                              |
| CPU - 定时器 | 0.5                            |
| XINTF     | 2.5                            |
| DMA       | 3                              |
| FPU       | 6.5                            |

(1) 复位时, 所有外设时钟被禁用(除了CPU定时器时钟)。只有在外设时钟被打开后, 才可对外设寄存器进行写入/读取操作。

(2) 对于具有多个实例的外设, 依照模块引用电流。例如, 为ePWM所引出的5mA电流是用于一个ePWM模块。

(3) 这个数字代表了取自ADC模块数字部分的电流。关闭ADC模块的时钟也将消除取自ADC( $I_{DDA18}$ )模拟部分汲取的电流。

(4) 运行XINTF总线对IDDIO电流有明显的影响。基于以下原因, 这将大大增加此电流:

- 多个地址、数据引脚从一个周期到另一个周期状态翻转
- 状态翻转频率
- 使用模式是16位还是32位及该类引脚上的负载。

关于进一步减少流耗，可通过下述方法实现：

- XCLKOUT 关闭时， $I_{DDIO}$  流耗减少了 3mA ( 典型值 )。
- 基础  $I_{DD}$  电流 ( 即内核在无外设启用下执行一个空操作循环时的工作电流 ) 为 55mA ( 典型值 )。特定应用所需的 IDD 电流，应等于基础  $I_{DD}$  电流加上使能外设的工作电流。

## 6.4.2 流耗图



图 6-1 典型运行电流与频率间的关系

- A.  $I_{DD}$  代表数字 1.8V 的电流。
- B.  $I_{DDIO}$  代表数字 3.3V 的电流。
- C.  $I_{DDA18}$  代表模拟 1.8V 的电流，它包括  $V_{DD1A18}$  和  $V_{DD2A18}$  的电流。
- D.  $I_{DDA33}$  代表模拟 1.8V 的电流，它包括  $V_{DDA10}$  和  $V_{DDA2}$  和  $V_{DD1A33}$  的电流。
- E. 1.8V 电流：代表数字 1.8V 和模拟 1.8V 的总电流。
- F. 3.3V 电流：代表数字 3.3V 和模拟 3.3V 的总电流。



图 6-2 典型运行功率与频率间的关系

器件的典型工作电流可通过图 6-1 估算。根据流耗图趋势分析，模拟模块的电流几乎保持不变。然而  $I_{DDIO}$  电流却有小幅下降，这是由于外设引脚的动作减少导致，电流降低主要体现在  $I_{DD}$  上。

### 6.4.3 散热设计考虑

不同的应用设计和运行情况， $I_{DD}$  和  $I_{DDIO}$  电流会有所不同。超过1瓦功耗的系统通常需要产品级的散热设计。因此应注意将  $T_J$  保持在额定限值内。在终端应用中，可测量  $T_{case}$  封装外壳温度并以此估算器件运行结温  $T_J$ 。器件封装的外壳温度的测试点通常位于封装顶部表面的中央。

## 6.5 针对 DSP 的无信号缓冲的仿真器连接

图 6-3 显示了 DSP 和 JTAG 接头之间针对单处理器配置的连接。如果 JTAG 接头和 DSP 之间的距离大于 6 英寸，那么仿真信号必须被缓冲。如果距离小于 6 英寸，通常无需缓冲。图 6-3 显示了较简单、无缓冲情形下通讯连接。对于上拉/下拉电阻器的值，请见 [表 2-2](#) 引脚说明部分。



图 6-3 针对 DSP 的无信号缓冲的仿真器连接

## 6.6 时序参数符号

所用的时序参数符号按照 JEDEC-100 标准创建。为了缩短符号，部分引脚的名称和其它相关的术语名已经按如下方法缩减：

### 小写下标和它们的含意：

- a 访问时间
- c 周期时间 ( 周期 )
- d 延迟时间
- f 下降时间
- h 保持时间
- r 上升时间
- su 建立时间
- t 转换时间
- v 有效时间
- w 脉冲持续时间 ( 宽度 )

### 字母和它们的含意：

- H 高
- L 低
- V 有效
- X 未知、改变、或者无关电平
- Z 高阻抗

### 6.6.1 定时参数的通用注释

该型号器件的输出信号包括 XCLKOUT 由内部时钟驱动，因此所有定义半周期的输出转换将以相对最小转换率发生。

下面时序图中显示的信号组合不一定代表真实周期数。对于确定的周期示例，可参考本文恰当的周期说明。

### 6.6.2 测试负载电路

此测试负载电路用于测量本文中提到的所有开关特性。



- A. 该文档中输入要求基于输入引脚变化率不超过  $4\text{V/ns}$ 。
- B. 此数据手册包含器件引脚时序。针对输出时序分析，测试仪器的引脚电气特性及其传输线影响应考虑在内。传输线上以不少于  $2\text{ns}$  延迟叠加到理想传输线影响。某种程度上传输线可认为一个负载。不需要从数据手册的时序增加或减去传输线延迟

图 6-4 测试负载电路

### 6.6.3 器件时钟表

该器件支持的多种时钟选项，此章节针对其时序要求及开关特性进行描述。[表6-3](#)和[表6-4](#)列出了多种时钟的周期参数。

**表 6-3 器件时钟的周期参数 ( 150MHz 主时钟 )**

|           |                   | 最小值  | 标称值      | 最大值    | 单位  |
|-----------|-------------------|------|----------|--------|-----|
| 片载振荡器时钟   | tc(OSC) , 周期时间    |      |          | 28.650 | ns  |
|           | 频率                | 20   | 35       |        | MHz |
| XCLKIN(1) | tc(CL) , 周期时间     | 6.67 | 250      |        | ns  |
|           | 频率                | 4    | 150      |        | MHz |
| SYSCLKOUT | tc(SCO) , 周期时间    | 6.67 | 500      |        | ns  |
|           | 频率                | 2    | 150      |        | MHz |
| XCLKOUT   | t(XCO) , 周期时间     | 6.67 | 2000     |        | ns  |
|           | 频率                | 0.5  | 150      |        | MHz |
| HSPCLK(2) | tc(LCO) , 周期时间    | 6.67 | 13.3 (3) |        | ns  |
|           | 频率                |      | 75(3)    | 150    | MHz |
| LSPCLK(2) | tc(LCO) , 周期时间    | 13.3 | 26.7(3)  |        | ns  |
|           | 频率                |      | 37.5(3)  | 75 (4) | MHz |
| ADC 时钟    | tc(ADCCLK) , 周期时间 | 133  |          |        | ns  |
|           | 频率                |      |          | 7.5    | MHz |

- (1) 如果使用一个 1.8V 振荡器，这也适用于 X1 引脚。
- (2) 更低的 LSPCLK 和 HSPCLK 将减少器件功耗。
- (3) 如果 SYSCLKOUT=150MHz，此值为缺省值。
- (4) LSPCLK 最高可达 100MHz，但即使 150MHz 主频，低速外设时钟预分频的最小可配置为/2，对应配置值为 75MHz。

**表 6-4 器件时钟的周期参数 ( 100MHz 主时钟 )**

|           |                   | 最小值  | 标称值    | 最大值 | 单位  |
|-----------|-------------------|------|--------|-----|-----|
| 片载振荡器时钟   | tc(OSC) , 周期时间    | 28.6 | 50     |     | ns  |
|           | 频率                | 20   | 20     | 35  | MHz |
| XCLKIN(1) | tc(CL) , 周期时间     | 10   | 250    |     | ns  |
|           | 频率                |      | 4      | 100 | MHz |
| SYSCLKOUT | tc(SCO) , 周期时间    | 10   | 500    |     | ns  |
|           | 频率                |      | 2      | 100 | MHz |
| XCLKOUT   | t(XCO) , 周期时间     | 10   | 2000   |     | ns  |
|           | 频率                |      | 0.5    | 100 | MHz |
| HSPCLK(2) | tc(HCO) , 周期时间    | 10   | 20 (3) |     | ns  |
|           | 频率                |      | 50(3)  | 100 | MHz |
| LSPCLK(2) | tc(LCO) , 周期时间    | 10   | 40(3)  |     | ns  |
|           | 频率                |      | 25(3)  | 100 | MHz |
| ADC 时钟    | tc(ADCCLK) , 周期时间 | 133  |        |     | ns  |
|           | 频率                |      |        | 7.5 | MHz |

- (1) 如果使用一个 1.8V 振荡器，这也应用于 X1 引脚。
- (2) 更低的 LSPCLK 和 HSPCLK 将减少器件功耗。
- (3) 如果 SYSCLKOUT=100MHz，此值为缺省值。

## 6.7 时钟要求和特性

表 6-5 输入时钟频率

| 参数                              |                                  | 最小值    | 标称值 | 最大值 | 单位  |
|---------------------------------|----------------------------------|--------|-----|-----|-----|
| fx 输入时钟频率                       | 谐振器 ( X1/X2 )                    | 20     |     | 35  | MHz |
|                                 | 晶振 ( X1/X2 )                     | 20     |     | 35  | MHz |
|                                 | 外部振荡器/时钟源<br>( XCLKIN 或者 X1 引脚 ) | 150MHz | 4   | 150 | MHz |
|                                 |                                  | 100MHz | 4   | 100 | MHz |
| fi 跳行模式 SYSCLKOUT 频率范围 (/2 启用时) |                                  |        | 1-5 |     | MHz |

表 6-6 XCLKIN 时序要求- PLL 被启用

| 编号  |                                                                       | 最小值  | 最大值 | 单位 |
|-----|-----------------------------------------------------------------------|------|-----|----|
| C8  | $t_{C(Cl)}$ 周期时间 , XCLKIN                                             | 33.3 | 200 | ns |
| C9  | $t_{f(Cl)}$ 下降时间 , XCLKIN <sup>(1)</sup>                              |      | 6   | ns |
| C10 | $t_{r(Cl)}$ 上升时间 , XCLKIN <sup>(1)</sup>                              |      | 6   | ns |
| C11 | $t_{w(ClL)}$ 脉冲持续时间 , XCLKIN 低电平作为 $t_{c(Cl)}$ <sup>(1)</sup> 的一部分的时间 | 45   | 55  | %  |
| C12 | $t_{w(ClH)}$ 脉冲持续时间 , XCLKIN 高电平作为 $t_{c(Cl)}$ <sup>(1)</sup> 的一部分的时间 | 45   | 55  | %  |

(1) 外部时钟源从 X1 引脚输入。

表 6-7 XCLKIN 时序需求-- PLL 被禁用

| 编号  |                                                                       | 最小值            | 最大值  | 单位  |
|-----|-----------------------------------------------------------------------|----------------|------|-----|
| C8  | $t_{C(Cl)}$ 周期时间 , XCLKIN                                             | 150MHz 器件      | 6.67 | 250 |
|     |                                                                       | 100MHz 器件      | 10   | 250 |
| C9  | $t_{f(Cl)}$ 下降时间 , XCLKIN                                             | 高达 30 MHz      | 6    | ns  |
|     |                                                                       | 30MHz 至 150MHz | 2    | ns  |
| C10 | $t_{r(Cl)}$ 上升时间 , XCLKIN                                             | 高达 30 MHz      | 6    | ns  |
|     |                                                                       | 30MHz 至 150MHz | 2    | ns  |
| C11 | $t_{w(ClL)}$ 脉冲持续时间 , XCLKIN 低电平作为 $t_{c(Cl)}$ <sup>(1)</sup> 的一部分的时间 | 45             | 55   | %   |
| C12 | $t_{w(ClH)}$ 脉冲持续时间 , XCLKIN 高电平作为 $t_{c(Cl)}$ <sup>(1)</sup> 的一部分的时间 | 45             | 55   | %   |

(1) 外部时钟源从 X1 引脚输入。

表 3-17 中显示了可能的配置模式

表 6-8 XCLKOUT 开关特性 ( PLL 旁路或者被禁用 )<sup>(1) (2)</sup>

| 编号 | 参数                                    | 最小值                                   | 典型值  | 最大值 | 单位 |
|----|---------------------------------------|---------------------------------------|------|-----|----|
| C1 | $t_{C(XCO)}$ 周期时间 , XCLKOUT           | 150MHz 器件                             | 6.67 |     | ns |
|    |                                       | 100MHz 器件                             | 10   |     | ns |
| C3 | $t_{f(XCO)}$ 下降时间 , XCLKOUT           |                                       | 2    | 5   | ns |
| C4 | $t_{r(XCO)}$ 上升时间 , XCLKOUT           |                                       | 2    | 5   | ns |
| C5 | $t_{w(XCOl)}$ 脉冲持续时间 , XCLKOUT 低电平的时间 | H-2                                   |      | H+2 | ns |
| C6 | $t_{w(XCOH)}$ 脉冲持续时间 , XCLKOUT 高电平的时间 | H-2                                   |      | H+2 | ns |
|    | $t_p$ PLL 锁定时间                        | 131072 $t_{C(OSCCLK)}$ <sup>(3)</sup> |      |     | 周期 |

(1) 假定这些参数有一个40pF 的负载。

(2)  $H=0.5t_c(XCO)$

(3) OSCCLK 或者为片载振荡器的输出，或者为外部振荡器的输出。



A. XCLKIN 与 XCLKOUT 的关系取决于所选择的分频因子。图6-5中显示的波形关系只用于解释时序参数并且根据实际配置会有所不同。

B. XCLKOUT 被配置成反映SYSCLKOUT。

图 6-5 时钟时序

## 6.8 电源排序

对于不同电源引脚的加电/断电序列无特别要求以确保针对所有模块的正确复位。然而，如果 I/O 引脚的电平转移输出缓冲器中的 3.3V 晶体管在 1.9V 晶体管之前加电，输出缓冲器有可能打开，这会在加电期间导致引脚上的毛刺脉冲。为了避免这一运行状态，给  $V_{DD}$  引脚加电应早于对  $V_{DDIO}$  引脚供电，或者与之同时，以确保  $V_{DD}$  引脚在  $V_{DDIO}$  引脚之前达到 0.7V。

针对  $\overline{XRS}$  引脚还有一些其它要求：

1. 上电期间， $\overline{XRS}$  引脚必须在输入时钟稳定之后的  $t_{W(RSL1)}$  内保持低电平（请见表 6-11）。以使得器件从已知的状态启动。
2. 断电期间， $\overline{XRS}$  引脚必须至少在  $V_{DD}$  达到 1.5V 之前的 8 $\mu$ s 内被下拉至低电平。以避免闪存意外的擦除或编程。

器件上电前，不应超过  $V_{DDIO}$  电压值一个二极管压降 (0.7V) 以上的电压施加到任何数字引脚上（对于模拟引脚，该值比  $V_{DDA}$  高 0.7V）。此外， $V_{DDIO}$  和  $V_{DDA}$  之间的差距应一直在 0.3V 之内。对未上电器件的引脚上施加电压，将偏置内部 P-N 结，并发生无法预料的结果。



- A. 器件上电时，SYSCLKOUT等于OSCCLK的1/4。因为XTIMCNF2寄存器的XTIMCLK和CLKMODE位以复位状态置1启动，SYSCLKOUT在传输到XCLKOUT时进一步除以4。这就解释了此过程XCLKOUT等于OSCCLK的1/16的原因。后续运行，bootrom改变SYSCLKOUT为OSCCLK/2。因为XTIMCLK寄存器值维持原配置值，此过程中XCLKOUT等于OSCCLK/8。
- B. 复位后，boot ROM代码采样boot模式引脚。基于boot模式引脚的状态，boot代码跳转到目标内存或boot代码功能。如在器件完成上电条件执行boot Rom代码（在调试器环境中），boot代码执行时间基于当前系统时钟SYSCLKOUT。此时SYSCLKOUT基于用户环境，可配置启用PLL或不启用PLL。
- C. 关于需要将特定GPIO在器件上电器件控制为高阻态的要求，可参考章[节6.8](#)。

图 6-6 上电复位

表 6-9 复位 XRS 时序要求

|                     |                           |     | 最小值             | 标称值              | 最大值 | 单位 |
|---------------------|---------------------------|-----|-----------------|------------------|-----|----|
| $t_{w(RSL1)}^{(1)}$ | 脉冲持续时间, 稳定输入时钟 XRS 高电平的时间 |     | $32t_c(OSCCLK)$ |                  |     | 周期 |
| $t_{w(RSL2)}$       | 脉冲持续时间, XRS 低电平的时间        | 热复位 | $32t_c(OSCCLK)$ |                  |     | 周期 |
| $t_{w(WDRS)}$       | 脉冲持续时间, 由看门狗生成复位脉冲的时间     |     |                 | $512t_c(OSCCLK)$ |     | 周期 |
| $t_{d(EX)}$         | 延迟时间, XRS 高电平后, 地址/数据有效时间 |     |                 | $32t_c(OSCCLK)$  |     | 周期 |
| $T_{OSCST}^{(2)}$   | 振荡器启动时间                   |     |                 | 10               |     | ms |
| $t_h$ (引导模式)        | 引导模式引脚的保持时间               |     | $200t_c(SCO)$   |                  |     | 周期 |

(1) 另外,  $t_{w(RSL1)}$  要求, XRS 必须在 VDD 达到 1.5V 后的 10ms 内为低电平。

(2) 取决于晶振/谐振器和电路板设计。



(1) 复位后, 引导ROM代码采样BOOT模式引脚。基于引导模式引脚的状态, 引导代码向目的内存或者引导代码函数下达分支指令。如果引导 ROM 代码在加电条件后 (在调试器环境中) 执行代码, 引导代码执行时间由当前的SYSCLKOUT 的速度而定。SYSCLKOUT 将基于用户环境并可在PLL启用或者不启用时使用。

图 6-7 热复位时序

写入PLLCR寄存器的时序效果如图 6-8 显示。在第一阶段, PLLCR=0x0004且  $SYSCLKOUT=OSCCLK \times 2$ 。然后写值0x0008到PLLCR。在对PLLCR寄存器写入值后, 即进入PLL锁存阶段。此阶段,  $SYSCLKOUT=OSCCLK/2$ 。在PLL锁存完成后, 此过程将消耗131072个OSCCLK

周期，SYSCLKOUT将输出新的运行频率，OSCCLK x 4。



图 6-8 写入 PLLCR 寄存器过程时序示例

## 6.9 通用输入/输出 (GPIO)

### 6.9.1 GPIO - 输出时序

表 6-10 通用输出开关特性

| 参数                                     | 最小值     | 最大值 | 单位  |
|----------------------------------------|---------|-----|-----|
| $t_{r(GPO)}$ 上升时间 , GPIO 从低电平切换至高电平的时间 | 所有 GPIO | 8   | ns  |
| $t_{f(GPO)}$ 下降时间 , GPIO 从高电平切换至低电平的时间 | 所有 GPIO | 8   | ns  |
| $t_{f(GPO)}$ 切换频率 , GPO 引脚             |         | 25  | MHz |



图 6-9 通用输出时序

### 6.9.2 GPIO - 输入时序

表 6-11 通用输入时序要求

|                                                      |                  | 最小值                                     | 最大值 | 单位 |
|------------------------------------------------------|------------------|-----------------------------------------|-----|----|
| $t_{w(SP)}$ 采样周期                                     | QUALPRD=0        | $1t_{c(SCO)}$                           |     | 周期 |
|                                                      | QUALPRD $\neq$ 0 | $2t_{c(SCO)} * \text{QUALPRD}$          |     | 周期 |
| $t_{w(IQSW)}$ 输入限定器采样窗口                              |                  | $t_{w(SP)} * (n^{(1)} - 1)$             |     | 周期 |
| $t_{w(GPI)}$ <sup>(2)</sup> 脉冲持续时间 , GPIO 低电平/高电平的时间 | 同步模式             | $2t_{c(SCO)}$                           |     | 周期 |
|                                                      | 带有输入限定器          | $t_{w(IQSW)} + t_{w(SP)} + 1t_{c(SCO)}$ |     | 周期 |

(1) "n" 代表由 GPxQSELn 寄存器定义的限定采样的数量。

(2)  $t_{w(GPI)}$  , 针对低电平有效信号 , 测量从  $V_{IL}$  至  $V_{IL}$  的脉宽 ; 针对高电平有效信号 , 测量从  $V_{IH}$  至  $V_{IH}$  的脉宽。



- A. 输入限定可过滤毛刺信号，QUALPRD位域定义限定采样周期，可支持配置00到0xFF。如QUALPRD为00，采样周期为1个SYSCLKOUT时钟。对于其它定义值n，其对应的采样周期为2n个SYSCLKOUT周期，即每2n个SYSCLKOUT周期，GPIO引脚电平被采样一次。
- B. 通过GPxCTRL寄存器选配限定周期适用于每组全部8GPIO引脚。
- C. 限定模块支持3或6次采样。通过GPxQSELn寄存器配置。
- D. 示例中，需要限定器检测到电平变化，输入应保持不少于10个SYSCLKOUT周期稳定。即输入应保持5xQUALPRDx2个SYSCLKOUT周期。此过程将保障经过5个采样周期检测。由于外部信号异步驱动，13个SYSCLKOUT宽度将有利于可靠的状态判别。
- E. 这个毛刺脉冲将被输入限定器所忽略。QUALPRD位字段指定了限定采样周期。它可在0x00至0xFF间变化。

图 6-10 GPIO 输入采样模式

### 6.9.3 输入信号的采样窗口宽度

该部分总结了不同输入限定配置，以及对应不同配置下输入信号采样的窗口宽度。

采样频率表明相对于 SYSCLKOUT 的信号采样频率。

如果  $QUALPRD \neq 0$  的话，采样频率 =  $SYSCLKOUT / (2 * QUALPRD)$

如果  $QUALPRD = 0$  的话，采样频率 =  $SYSCLKOUT$

如果  $QUALPRD \neq 0$  的话，采样周期 =  $SYSCLKOUT$  周期  $\times 2 \times QUALPRD$

在上面的等式中， $SYSCLKOUT$  周期表明  $SYSCLKOUT$  的时间周期。

如果  $QUALPRD = 0$  的话，采样周期 =  $SYSCLKOUT$  周期

在一个指定的采样窗口中，输入信号的 3 个样本或者 6 个样本用作确定信号的有效电平。样本数由写入到  $GPxQSELn$  寄存器的值确定。

#### 情况 1：

使用 3 个样本的限定

如果  $QUALPRD \neq 0$ ，采样窗口宽度 =  $(SYSCLKOUT$  周期  $\times 2 \times QUALPRD) \times 2$

如果  $QUALPRD = 0$ ，采样窗口宽度 =  $(SYSCLKOUT$  周期  $) \times 2$

#### 情况2：

使用 6 个样本的限定

如果  $QUALPRD \neq 0$ ，采样窗口宽度 =  $(SYSCLKOUT$  周期  $\times 2 \times QUALPRD) \times 5$

如果  $QUALPRD = 0$ ，采样窗口宽度 =  $(SYSCLKOUT$  周期  $) \times 5$



图 6-11 通用输入定时

### 6.9.4 低功耗唤醒定时

[表 6-12](#) 显示低功耗模式唤醒的时序要求，[表 6-13](#) 显示了开关特性，而 [图 6-12](#) 显示了 IDEL 模式下的时序图

表 6-12 IDLE 模式时序要求<sup>(1)</sup>

|                                         |         | 最小值                                   | 标称值 | 最大值 | 单位 |
|-----------------------------------------|---------|---------------------------------------|-----|-----|----|
| $t_w(\text{WAKE-INT})$ 脉冲持续时间，外部唤醒信号的时间 | 无输入限定器  | $2t_c(\text{SCO})$                    |     |     | 周期 |
|                                         | 带有输入限定器 | $5t_c(\text{SCO}) + t_w(\text{IQSW})$ |     |     |    |

(1) 对于输入限定参数的说明，请见表 6-11。

表 6-13 IDLE 模式开关特性<sup>(1)</sup>

| 参数                      |                                                                   | 测试条件   | 最小值 | 典型值 | 最大值                                      | 单位 |
|-------------------------|-------------------------------------------------------------------|--------|-----|-----|------------------------------------------|----|
| $t_d(\text{WAKE-IDLE})$ | 延迟时间，外部唤醒信号到程序执行重新开始的时间 <sup>(2)</sup><br>• 从闪存唤醒<br>– 激活状态中的闪存模块 | 无输入限定  |     |     | $20t_c(\text{SCO})$                      | 周期 |
|                         |                                                                   | 带有输入限定 |     |     | $20t_c(\text{SCO}) + t_w(\text{IQSW})$   | 周期 |
|                         | • 从闪存唤醒<br>– 睡眠状态中的闪存模块                                           | 无输入限定  |     |     | $1050t_c(\text{SCO})$                    | 周期 |
|                         |                                                                   | 带有输入限定 |     |     | $1050t_c(\text{SCO}) + t_w(\text{IQSW})$ |    |
|                         | • 从 SARAM 中唤醒                                                     | 无输入限定  |     |     | $20t_c(\text{SCO})$                      | 周期 |
|                         |                                                                   | 带有输入限定 |     |     | $20t_c(\text{SCO}) + t_w(\text{IQSW})$   |    |

(1) 对于输入限定参数的说明，请见表 6-11。

(2) 这个时间是在 IDLE 指令之后立即开始指令执行的时间。由 ISR (由唤醒触发) 信号的执行会涉及额外的延迟。



- A. WAKE INT 可以是任意使能的中断，看门狗中断，XNMI或者器件复位信号。
- B. 从将器件置于低功耗模式 (LPM) 的 IDLE 指令被执行开始，在至少 4 个 OSCCLK 周期之前，唤醒不应被启动。

图 6-12 IDLE 模式进入和退出时序

表 6-14 STANDBY 模式时序要求

|                                   |                        | 最小值                             | 标称值 | 最大值 | 单位 |
|-----------------------------------|------------------------|---------------------------------|-----|-----|----|
| $t_w(WAKE-INT)$ 脉冲持续时间, 外部唤醒信号的时间 | 无输入限定器                 | $3t_c(OSCCLK)$                  |     |     | 周期 |
|                                   | 带有输入限定器 <sup>(1)</sup> | $(2 + QUALSTDBY) * t_c(OSCCLK)$ |     |     |    |

(1) QUALSTDBY 是 LPMCR0 寄存器内的 6 位字段。

表 6-15 STANDBY 模式开关特性

| 参数                                                                                                                                                                                                                                          | 测试条件                                    | 最小值          | 典型值 | 最大值                            | 单位 |
|---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------|--------------|-----|--------------------------------|----|
| $t_d(IDLE-XCOL)$ 延迟时间, IDLE 指令执行至 XCLKOUT 为低电平的时间                                                                                                                                                                                           |                                         | $32t_c(SCO)$ |     | $45t_c(SCO)$                   | 周期 |
| $t_d(WAKE-STBY)$                                                                                                                                                                                                                            | 延迟时间, 外部唤醒信号到程序执行重新开始的时间 <sup>(1)</sup> |              |     |                                | 周期 |
| <ul style="list-style-type: none"> <li>从闪存唤醒           <ul style="list-style-type: none"> <li>激活状态中的闪存模块</li> </ul> </li> <li>从闪存唤醒           <ul style="list-style-type: none"> <li>睡眠状态中的闪存模块</li> </ul> </li> <li>从 SARAM 中唤醒</li> </ul> | 无输入限定器                                  |              |     | $100t_c(SCO)$                  | 周期 |
|                                                                                                                                                                                                                                             | 带有输入限定器                                 |              |     | $100t_c(SCO) + t_w(WAKE-INT)$  |    |
|                                                                                                                                                                                                                                             | 无输入限定器                                  |              |     | $1125t_c(SCO)$                 | 周期 |
|                                                                                                                                                                                                                                             | 带有输入限定器                                 |              |     | $1125t_c(SCO) + t_w(WAKE-INT)$ |    |
|                                                                                                                                                                                                                                             | 无输入限定器                                  |              |     | $100t_c(SCO)$                  | 周期 |
|                                                                                                                                                                                                                                             | 带有输入限定器                                 |              |     | $100t_c(SCO) + t_w(WAKE-INT)$  |    |

(1) 这个时间是在 IDLE 指令之后立即开始指令执行的时间。由 ISR (由唤醒触发) 信号的执行会涉及额外的延迟。



- A. 执行IDLE 指令将器件切换到STANDBY 模式。
- B. PLL 块响应STANDBY 信号。在被关闭前，SYSCLKOUT 在下面标明的一定数量的周期内被保持：
- 当DIVSEL=00 或01时，16 个周期
  - 当DIVSEL=10 时，32 个周期
  - 当DIVSEL=11 时，64 个周期
- 这个延迟使得CPU 管线和其它等待的操作被适当清空。到外设的时钟被关闭。如果一个到 XINTF 的访问正在进行中并且它的访问时间大于这个值，那么这个访问将发生故障。建议在没有一个 XINTF 访问进行时从 SARAM 进入 STANDBY 模式。
- C. 关闭外设时钟，PLL 和看门狗并未关闭。此器件处于STANDBY 模式。
- D. 外部唤醒信号驱动有效。
- E. 延迟过程后，器件退出STANDBY 模式。
- F. 器件恢复正常操作，器件将响应使能中断。
- G. 从IDLE指令执行开始，将器件驱动到低功耗LPM模式，之后的4个OSCCLK周期时间内不应触发唤醒操作。

图 6-13 STANDBY 进入和退出时序

表 6-16 HALT 模式时序要求

| 参数                                           | 最小值                                     | 标称值 | 最大值 | 单位 |
|----------------------------------------------|-----------------------------------------|-----|-----|----|
| $t_w(\text{WAKE- GPIO})$ 脉冲持续时间，GPIO 唤醒信号的时间 | $t_{oscst} + 2t_c(\text{OSCCLK})^{(1)}$ |     |     | 周期 |
| $t_w(\text{WAKE- XRS})$ 脉冲持续时间，XRS 唤醒信号的时间   | $t_{oscst} + 8t_c(\text{OSCCLK})$       |     |     | 周期 |

(1)  $oscst$  的解释请见表 6-9

表 6-17 HALT 模式开关特性

| 参数                                                       | 最小值                                                                                           | 典型值 | 最大值                        | 单位 |
|----------------------------------------------------------|-----------------------------------------------------------------------------------------------|-----|----------------------------|----|
| $t_d(\text{IDLE-XCOL})$ 延迟时间，IDLE 指令被执行至 XCLKOUT 为低电平的时间 | $32t_c(\text{SCO})$                                                                           |     | $45t_c(\text{SCO})$        | 周期 |
| $t_p$ PLL 锁存时间                                           |                                                                                               |     | $131072t_c(\text{OSCCLK})$ | 周期 |
| $t_d(\text{WAKE-HALT})$ 延迟时间，PLL 锁存到程序执行重新开始的时间          | <ul style="list-style-type: none"> <li>从闪存唤醒<br/>-处于睡眠状态的闪存模块</li> <li>从 SARAM 中唤醒</li> </ul> |     | $1125t_c(\text{SCO})$      | 周期 |
|                                                          |                                                                                               |     |                            |    |



- A. IDLE 指令被执行以将器件置于HALT 模式。
- B. PLL 块响应 HALT 信号。在振荡器被关闭并且到内核的 CLKIN 被停止前 SYSCLKOUT 在下面所示的一定数量的周期内保持：
  - 当 DIVSEL=00 或 01 时，16 周期
  - 当 DIVSEL=10 时，32 个周期
  - 当 DIVSEL=11 时，64 个周期
 此延迟使能CPU流水线及其它挂起操作以清掉。如访问XINTF的操作正在运行且访问时间长于此数值则访问会失败。建议从SARAM 进入STANDBY模式且不包含XINTF的访问操作。
- C. 关闭外设时钟，PLL停止工作。如果使用外部晶体配合内部振荡器提供器件时钟源，内部振荡器电路此时也停止工作。器件处于HALT 模式将消耗最低功耗。
- D. 当用作将器件带出HALT模式的GPIO输入驱动低电平，振荡器电路开启，启动振荡器唤醒序列。GPIO应在振荡器工作稳定后才可驱动为高电平。这将保证PLL锁定过程输入干净时钟信号。由于GPIO引脚电平下降沿异步触发唤醒流程，应注意在切换和进入HALT模式时保持低噪声环境。
- E. 一旦振荡器稳定，PLL锁定程序启动，此过程将花销131072个OSCCLK周期。此周期数对PLL禁用时仍然适用，即当PLL禁用时代码执行仍将滞后于此过程。
- F. 输入内核和外设的时钟均启用，器件退出HALT模式，并在延时一段时长后响应使能的中断。
- G. 恢复正常操作。
- H. 从IDLE指令执行开始，将器件驱动到低功耗LPM模式，之后的4个OSCCLK周期时间内不应触发唤醒操作。

图 6-14 使用 GPIOn 的 HALT 唤醒

## 6.10 增强型控制外设

### 6.10.1 增强型脉宽调制器 (ePWM) 时序

PWM 是指 ePWM1-6 上的 PWM 输出。[表 6-18](#) 显示了 PWM 时序要求, [表 6-19](#) 显示了其开关特性。

表 6-18 PWM 时序要求<sup>(1)</sup>

| 参数           |          | 测试条件    | 最小值                     | 最大值 | 单位 |
|--------------|----------|---------|-------------------------|-----|----|
| $t_w(SYCIN)$ | 同步输入脉冲宽度 | 异步      | $2t_c(SCO)$             |     | 周期 |
|              |          | 同步      | $2t_c(SCO)$             |     | 周期 |
|              |          | 带有输入限定器 | $1t_c(SCO) + t_w(IQSW)$ |     | 周期 |

(1) 要获得输入限定符参数的解释说明, 请见[表 6-11](#)

表 6-19 PWM 开关特性

| 参数                 |                                                            | 测试条件  | 最小值         | 最大值 | 单位 |
|--------------------|------------------------------------------------------------|-------|-------------|-----|----|
| $t_w(PWM)$         | 脉冲持续时间, PWMx 输出高电平/低电平的时间                                  |       | 33.33       |     | ns |
| $t_w(SYNCOUT)$     | 同步输出脉冲宽度                                                   |       | $8t_c(SCO)$ |     | 周期 |
| $t_d(PWM)_{tza}$   | 延迟时间, 触发输入有效到 PWM 强制高电平的时间;<br>延迟时间, 触发输入有效到 PWM 强制低电平的时间; | 无引脚负载 | 25          |     | ns |
| $t_d(TZ-PWM)_{HZ}$ | 延迟时间, 触发输入有效至 PWM 高阻抗 (Hi-Z) 的时间                           |       | 20          |     | ns |

### 6.10.2 跳闸区输入时序

表 6-20 跳闸区输入时序要求<sup>(1)</sup>

|                                |         | 最小值                       | 最大值 | 单位 |
|--------------------------------|---------|---------------------------|-----|----|
| $t_w(TZ)$ 脉冲持续时间, TZx 输入低电平的时间 | 异步      | $2t_c(TBCLK)$             |     | 周期 |
|                                | 同步      | $2t_c(TBCLK)$             |     | 周期 |
|                                | 带有输入限定器 | $2t_c(TBCLK) + t_w(IQSW)$ |     | 周期 |

(1) 关于输入限定参数的说明, 请见[表 6-11](#)。



A.  $\overline{TZ-TZ1}, \overline{TZ2}, \overline{TZ3}, \overline{TZ4}, \overline{TZ5}, \overline{TZ6}$

B. PWM 是指器件内的所有 PWM 引脚。 $\overline{TZ}$  为高电平之后的 PWM 引脚的状态，取决于 PWM 恢复软件。

图 6-15 PWM Hi-Z 特性

### 6.10.3 高分辨率脉宽调制电路 HRPWM 时序

[表 6-21](#)显示了高分辨率脉宽调制电路 HRPWM 的开关特性。

表 6-21 在  $SYSCLKOUT = (60-150MHz)$  时，高分辨率 PWM 开关特性

|                               | 最小值 | 典型值 | 最大值 | 单位 |
|-------------------------------|-----|-----|-----|----|
| 微边沿定位 (MEP) 步长 <sup>(1)</sup> |     | 150 | 310 | ps |

(1) 最大 MEP 步长基于最差情况、最高温度。MEP 步长将随着电压的升高而增大，随着电压的降低而减小。

使用 HRPWM 特性的应用应该使用 MEP 缩放因子优化器 (SFO) 近似软件函数。SFO 函数有助于在 HRPWM 运行时动态地估计每个  $SYSCLKOUT$  周期内的 MEP 步数量。

### 6.10.4 增强型捕捉 eCAP 时序

[表 6-22](#)显示了 eCAP 时序要求，而 [表 6-23](#)显示了 eCAP 开关特性。

表 6-22 增强型捕捉 (eCAP) 时序要求<sup>(1)</sup>

| 参数         | 测试条件    | 最小值                     | 最大值 | 单位 |
|------------|---------|-------------------------|-----|----|
| $t_w(CAP)$ | 异步      | $2t_c(SCO)$             |     | 周期 |
|            | 同步      | $2t_c(SCO)$             |     | 周期 |
|            | 带有输入限位器 | $1t_c(SCO) + t_w(IQSW)$ |     | 周期 |

(1) 关于输入限位参数的说明，请见 [表 6-11](#)。

表 6-23 eCAP 开关特性

| 参数          | 测试条件                      | 最小值 | 最大值 | 单位 |
|-------------|---------------------------|-----|-----|----|
| $t_w(APWM)$ | 脉冲持续时间，APWMx 输出高电平/低电平的时间 | 20  |     | ns |

### 6.10.5 增强型正交编码脉冲 eQEP 时序

[表 6-24](#)显示了 eQEP 时序要求，而 [表 6-25](#)显示了 eQEP 开关特性。

表 6-24 增强型正交编码脉冲 (eQEP) 时序要求<sup>(1)</sup>

| 参数            |                 | 测试条件    | 最小值                        | 最大值 | 单位 |
|---------------|-----------------|---------|----------------------------|-----|----|
| $t_w(QEPP)$   | QEP 输入周期        | 异步/同步   | $2t_c(SCO)$                |     | 周期 |
|               |                 | 带有输入限定器 | $2[1t_c(SCO) + t_w(IQSW)]$ |     | 周期 |
| $t_w(INDEXH)$ | QEP 索引输入高电平时间   | 异步/同步   | $2t_c(SCO)$                |     | 周期 |
|               |                 | 带有输入限定器 | $2t_c(SCO) + t_w(IQSW)$    |     | 周期 |
| $t_w(INDEXL)$ | QEP 索引输入低电平时间   | 异步/同步   | $2t_c(SCO)$                |     | 周期 |
|               |                 | 带有输入限定器 | $2t_c(SCO) + t_w(IQSW)$    |     | 周期 |
| $t_w(STROBH)$ | QEP 选通脉冲高电平时间   | 异步/同步   | $2t_c(SCO)$                |     | 周期 |
|               |                 | 带有输入限定器 | $2t_c(SCO) + t_w(IQSW)$    |     | 周期 |
| $t_w(STROBL)$ | QEP 选通脉冲输入低电平时间 | 异步/同步   | $2t_c(SCO)$                |     | 周期 |
|               |                 | 带有输入限定器 | $2t_c(SCO) + t_w(IQSW)$    |     | 周期 |

(1) 关于输入限定参数的说明, 请见表 6-11。

表 6-25 eQEP 开关特性

| 参数                                              | 测试条件 | 最小值 | 最大值         | 单位 |
|-------------------------------------------------|------|-----|-------------|----|
| $t_d(CNTR)_{xin}$ 延迟时间, 外部时钟到计数器增量的时间           |      |     | $4t_c(SCO)$ | 周期 |
| $t_d(PCS-OUT)_{QEP}$ 延迟时间, QEP 输入边沿到位置比较同步输出的时间 |      |     | $6t_c(SCO)$ | 周期 |

## 6.10.6 模数转换器 ADC 转换工作时序

表 6-26 ADC 外部转换开始开关特性

| 参数                                                     | 最小值          | 最大值 | 单位 |
|--------------------------------------------------------|--------------|-----|----|
| $t_w(ADCSOCL)$ 脉冲持续时间, $\overline{ADCSOC_{AO}}$ 低电平的时间 | $32t_c(HCO)$ |     | 周期 |

图 6-16  $\overline{ADCSOCx0}$  时序图

## 6.11 外部中断时序

表 6-27 外部中断时序要求<sup>(1)</sup>

| 参数                                                  | 测试条件    | 最小值                     | 最大值 | 单位 |
|-----------------------------------------------------|---------|-------------------------|-----|----|
| $t_w(INT)$ <sup>(2)</sup> 脉冲持续时间 , INT 输入低电平/高电平的时间 | 同步      | $1t_c(SCO)$             |     | 周期 |
|                                                     | 带有输入限定器 | $1t_c(SCO) + t_w(IQSW)$ |     | 周期 |

(1) 关于配置限定参数的说明 , 请见表 6-11。

(2) 此时序适用于为 ADCSOC 功能所配置对应的任意 GPIO 引脚。

表 6-28 外部中断开关特性<sup>(1)</sup>

| 参数                                      | 最小值 | 最大值                      | 单位 |
|-----------------------------------------|-----|--------------------------|----|
| $T_d(INT)$ 延迟时间 , INT 低电平/高电平到中断矢量提取的时间 |     | $t_w(IQSW) + 12t_c(SCO)$ | 周期 |

(1) 对于输入限定器参数的说明 , 请见表 6-11。



图 6-17 外部中断时序

## 6.12 I2C 电气特性和时序

表 6-29 I2C 时序

|                         |                                                       | 测试条件                                                  | 最小值                   | 最大值 | 单位  |
|-------------------------|-------------------------------------------------------|-------------------------------------------------------|-----------------------|-----|-----|
| <b>f<sub>SCL</sub></b>  | SCL时钟频率                                               | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 |                       | 400 | kHz |
| <b>V<sub>il</sub></b>   | 低电平输入电压                                               |                                                       | 0.3V <sub>DDIO</sub>  |     | V   |
| <b>V<sub>ih</sub></b>   | 高电平输入电压                                               |                                                       | 0.7V <sub>DDIO</sub>  |     | V   |
| <b>V<sub>hys</sub></b>  | 输入滞后                                                  |                                                       | 0.05V <sub>DDIO</sub> |     | V   |
| <b>V<sub>ol</sub></b>   | 低电平输出电流                                               | 3mA 吸收电流                                              | 0                     | 0.4 | V   |
| <b>t<sub>LOW</sub></b>  | SCL时钟的低周期                                             | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 |                       | 1.3 | μs  |
| <b>t<sub>HIGH</sub></b> | SCL时钟的高周期                                             | I2C 时钟模块频率介于 7MHz 和 12MHz 之间并且 I2C 预分频器和时钟分频器寄存器被适当配置 |                       | 0.6 | μs  |
| <b>I<sub>I</sub></b>    | 输入电压0.1V <sub>DDIO</sub> ~0.9V <sub>DDIO</sub> 下的输入电流 |                                                       | -10                   | 10  | μA  |

## 6.13 同步串行通信接口(SPI)时序

本节包含两种 SPI 模式，主模式和从模式时序数据

### 6.13.1 主模式时序

[表6-30](#)列出了主模式时序 (时钟相位= 0) 而[表6-31](#)列出了时序 (时钟相位=1)。[图6-18](#)和[图6-19](#)显示了时序波形。

**表 6-30 SPI 主模式外部时序 (时钟相位= 0) <sup>(1) (2) (3) (4) (5)</sup>**

| 编号 |                      |                                                 | 当(SPIBRR+1) 为偶数或者<br>SPIBRR=0 或者2 时的SPI |                 | 当(SPIBRR+1) 为奇数并且SPIBRR>3 时的SPI  |                               | 单位 |
|----|----------------------|-------------------------------------------------|-----------------------------------------|-----------------|----------------------------------|-------------------------------|----|
|    |                      |                                                 | 最小值                                     | 最大值             | 最小值                              | 最大值                           |    |
| 1  | $t_{c(SP)M}$         | 周期时间 , SPICLK                                   | $4t_{c(LCO)}$                           | $128t_{c(LCO)}$ | $5t_{c(LCO)}$                    | $127t_{c(LCO)}$               | ns |
| 2  | $t_{w(SPCH)M}$       | 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性= 0)                | $0.5t_{c(SP)M}-10$                      | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}-0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}-0.5t_{c(LCO)}$ | ns |
|    | $t_{w(SPCL)M}$       | 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性= 1)                | $0.5t_{c(SP)M}-10$                      | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}-0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}-0.5t_{c(LCO)}$ |    |
| 3  | $t_{w(SPCL)M}$       | 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性= 0)                | $0.5t_{c(SP)M}-10$                      | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}$ | ns |
|    | $t_{w(SPCH)M}$       | 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性= 1)                | $0.5t_{c(SP)M}-10$                      | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}$ |    |
| 4  | $t_{d(SPCH-SIMO)M}$  | 延迟时间 , SPICLK 高电平至 SPISIMO 有效的时间 (时钟极性= 0)      |                                         | 10              |                                  | 10                            | ns |
|    | $t_{d(SPCL-SIMO)M}$  | 延迟时间 , SPICLK 低电平至 SPISIMO 有效的时间 (时钟极性= 1)      |                                         | 10              |                                  | 10                            |    |
| 5  | $t_{v(SPCL-SIMO)M}$  | 有效时间 , SPICLK 低电平后 , SPISIMO 数据有效的时间 (时钟极性= 0)  | $0.5t_{c(SP)M}-10$                      |                 | $0.5t_{c(SP)M}+0.5t_{c(LCO)}-10$ |                               | ns |
|    | $t_{v(SPCH-SIMO)M}$  | 有效时间 , SPICLK 高电平之后 , SPISIMO 数据有效的时间 (时钟极性= 1) | $0.5t_{c(SP)M}-10$                      |                 | $0.5t_{c(SP)M}+0.5t_{c(LCO)}-10$ |                               |    |
| 8  | $t_{su(SOMI-SPCL)M}$ | 建立时间 , SPISOMI 在 SPICLK 低电平之前的时间 (时钟极性= 0)      | 35                                      |                 | 35                               |                               | ns |
|    | $t_{su(SOMI-SPCH)M}$ | 建立时间 , SPISOMI 在 SPICLK 高电平之前的时间 (时钟极性= 1)      | 35                                      |                 | 35                               |                               |    |
| 9  | $t_{v(SPCL-SOMI)M}$  | 有效时间 , SPICLK 低电平之后 SPISOMI 数据有效的时间 (时钟极性= 0)   | $0.25t_{c(SP)M}-10$                     |                 | $0.5t_{c(SP)M}-0.5t_{c(LCO)}-10$ |                               | ns |
|    | $t_{v(SPCH-SOMI)M}$  | 有效时间 , SPICLK 高电平之后 SPISOMI 数据有效的时间 (时钟极性= 1)   | $0.25t_{c(SP)M}-10$                     |                 | $0.5t_{c(SP)M}-0.5t_{c(LCO)}-10$ |                               |    |

(1) 主控/受控位(SPICTL.2) 被设定，而时钟相位的位(SPICTL.3) 被清除。

(2)  $t_{c(SP)}$  = SPI 时钟周期时间= LSPCLK/4 或者 LSPCLK/(SPIBRR + 1)

- (3)  $t_{c(LCO)} = LSPCLK$  周期时间
- (4) 内部时钟预分频器应配置保障 SPI 时钟速度不超以下限值：  
主控模式发射最大值 25MHz, 主控模式接收最大值 12.5MHz  
受控模式发送最大值 12.5MHz, 受控模式接收最大值 12.5MHz。
- (5) SPICLK 信号有效边沿通过时钟极性位 SPICCR.6 配置。



- A. 在主控模式下，在有效的SPI 时钟边沿之前 $0.5t_{c(SPC)}$ （最小值）， $\overline{SPISTE}$ 变为有效。在字的尾端， $\overline{SPISTE}$ 在接收到最后一个数据位的边沿(SPICLK) 之后 $0.5t_{c (SPC)}$ 将变为无效，除非 $\overline{SPISTE}$ 在FIFO 和非FIFO 模式中的背靠背传送字间保持有效。

图 6-18 SPI 主模式外部时序 (时钟相位= 0 )

**表 6-31 SPI 主模式外部时序 (时钟相位 = 1) (1) (2) (3) (4) (5)**

| 编号 |                      | 当(SPIBRR+1) 为偶数或者<br>SPIBRR=0 或者2 时的SPI                 | 当(SPIBRR+1) 为奇数并且<br>SPIBRR>3 时的 SPI |                 | 单<br>位                                 |                                     |    |
|----|----------------------|---------------------------------------------------------|--------------------------------------|-----------------|----------------------------------------|-------------------------------------|----|
|    |                      |                                                         | 最小值                                  | 最大值             |                                        |                                     |    |
| 1  | $t_{c(SP)M}$         | 周期时间 , SPICLK                                           | $4t_{c(LCO)}$                        | $128t_{c(LCO)}$ | $5t_{c(LCO)}$                          | $127t_{c(LCO)}$                     | ns |
| 2  | $t_{w(SPCH)M}$       | 脉冲持续时间 , SPICLK 高电平的时间<br>(时钟极性= 0 )                    | $0.5t_{c(SP)M}-10$                   | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}-$<br>$0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}-$<br>$0.5t_{c(LCO)}$ | ns |
|    | $t_{w(SPCL)M}$       | 脉冲持续时间 , SPICLK 低电平的时间<br>(时钟极性= 1 )                    | $0.5t_{c(SP)M}-10$                   | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}-$<br>$0.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}-$<br>$0.5t_{c(LCO)}$ |    |
| 3  | $t_{w(SPCL)M}$       | 脉冲持续时间 , SPICLK 低电平的时间<br>(时钟极性= 0 )                    | $0.5t_{c(SP)M}-10$                   | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}+0$<br>$.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}$       | ns |
|    | $t_{w(SPCH)M}$       | 脉冲持续时间 , SPICLK 高电平的时间<br>(时钟极性= 1 )                    | $0.5t_{c(SP)M}-10$                   | $0.5t_{c(SP)M}$ | $0.5t_{c(SP)M}+0$<br>$.5t_{c(LCO)}-10$ | $0.5t_{c(SP)M}+0.5t_{c(LCO)}$       |    |
| 6  | $t_{su(SPCH-SPCH)M}$ | 建立时间 , 在 SPICLK 高电平之前<br>SPISIMO 数据有效的时间 (时钟极性<br>= 0 ) | $0.5t_{c(SP)M}-10$                   |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     | ns |
|    | $t_{su(SPCH-SPCL)M}$ | 建立时间 , 在 SPICLK 低电平之前<br>SPISIMO 数据有效的时间 (时钟极性<br>= 1 ) | $0.5t_{c(SP)M}-10$                   |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     |    |
| 7  | $t_{v(SPCH-SIMO)M}$  | 有效时间 , SPICLK 高电平之后<br>SPISIMO 数据有效的时间 (时钟极性<br>= 0 )   | $0.5t_{c(SP)M}-10$                   |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     | ns |
|    | $t_{v(SPCL-SIMO)M}$  | 有效时间 , SPICLK 低电平后 ,<br>SPISIMO 数据有效的时间 (时钟极性<br>= 1 )  | $0.5t_{c(SP)M}-10$                   |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     |    |
| 10 | $t_{su(SOMI-SPCH)M}$ | 建立时间 , SPISOMI 在 SPICLK 高电<br>平之前的时间 (时钟极性= 0 )         | 35                                   |                 | 35                                     |                                     | ns |
|    | $t_{su(SOMI-SPCL)M}$ | 建立时间 , SPISOMI 在 SPICLK 低电<br>平之前的时间 (时钟极性= 1 )         | 35                                   |                 | 35                                     |                                     |    |
| 11 | $t_{v(SPCH-SOMI)M}$  | 有效时间 , SPICLK 高电平之后<br>SPISOMI 数据有效的时间 (时钟极性<br>= 0 )   | $0.25t_{c(SP)M}-$<br>$10$            |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     | ns |
|    | $t_{v(SPCL-SOMI)M}$  | 有效时间 , SPICLK 低电平之后<br>SPISOMI 数据有效的时间 (时钟极性<br>= 1 )   | $0.25t_{c(SP)M}-$<br>$10$            |                 | $0.5t_{c(SP)M}-$<br>$10$               |                                     |    |

- (1) 主、从模式位 SPICTL.2 置 1 , 而时钟相位 SPICTL.3 置 1。
- (2)  $t_{c(SP)} = \text{SPI 时钟周期时间} = \text{LSPCLK}/4$  或者  $\text{LSPCLK}/(\text{SPIBRR} + 1)$
- (3) 内部时钟预分频器必须被调整 , 这样的话 , SPI 时钟速度被限制在下列 SPI 时钟速率上 :  
主模式发射最大值 25MHz , 主模式接收最大值 12.5MHz  
从模式发送最大值 12.5MHz , 从模式接收最大值 12.5MHz。
- (4)  $t_{c(LCO)} = \text{LSPCLK 周期时间}$
- (5) SPICLK 信号有效边沿参考通过时钟极性位 SPICCR.6 配置。



- A. 在主模式下，在有效的SPI时钟边沿之前 $0.5t_c$  (SPC) (最小值)， $\overline{SPISTE}$ 变为有效。在字的末端， $\overline{SPISTE}$ 在接收到最后一个数据位的边沿(SPICLK)之后 $0.5t_c$  (SPC)将变为无效，除非 $\overline{SPISTE}$ 在FIFO和非FIFO模式中的背靠背传送字间保持有效。

图 6-19 SPI 主模式外部时序 (时钟相位= 1 )

## 6.13.2 SPI 从模式时序

表6-32列出了从模式外部时序 (时钟相位= 0) , 而表6-33 (时钟相位= 1) 、图6-20和图6-21显示了时序波形。

表 6-32 SPI 从模式外部时序 (时钟相位= 0) (1) (2) (3) (4) (5)

| 编号 |                                                                    | 最小值                  | 最大值               | 单位 |
|----|--------------------------------------------------------------------|----------------------|-------------------|----|
| 12 | $t_{c(SPCL)S}$ 周期时间 , SPICLK                                       | $4t_{c(LCO)}$        |                   | ns |
| 13 | $t_{w(SPCH)S}$ 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性= 0)                    | $0.5t_{c(SPCL)S}-10$ | $0.5t_{c(SPCL)S}$ | ns |
|    | $t_{w(SPCL)S}$ 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性= 1)                    | $0.5t_{c(SPCL)S}-10$ | $0.5t_{c(SPCL)S}$ |    |
| 14 | $t_{w(SPCL)S}$ 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性= 0)                    | $0.5t_{c(SPCL)S}-10$ | $0.5t_{c(SPCL)S}$ | ns |
|    | $t_{w(SPCH-SOMI)S}$ 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性= 1)               | $0.5t_{c(SPCL)S}-10$ | $0.5t_{c(SPCL)S}$ |    |
| 15 | $t_{d(SPCH-SOMI)S}$ 延迟时间 , SPICLK 高电平至 SPISOMI 有效的时间 (时钟极性= 0)     |                      | 35                | ns |
|    | $t_{d(SPCL-SOMI)S}$ 延迟时间 , SPICLK 低电平至 SPISOMI 有效的时间 (时钟极性= 1)     |                      | 35                |    |
| 16 | $t_{v(SPCL-SOMI)S}$ 有效时间 , SPICLK 低电平之后 SPISOMI 数据有效的时间 (时钟极性= 0)  | $0.75t_{c(SPCL)S}$   |                   | ns |
|    | $t_{v(SPCH-SOMI)S}$ 有效时间 , SPICLK 高电平之后 SPISOMI 数据有效的时间 (时钟极性= 1)  | $0.75t_{c(SPCL)S}$   |                   |    |
| 19 | $t_{su(SIMO-SPCL)S}$ 建立时间 , SPISIMO 在 SPICLK 低电平之前的时间 (时钟极性= 0)    | 35                   |                   | ns |
|    | $t_{su(SIMO-SPCH)S}$ 建立时间 , SPISIMO 在 SPICLK 高电平之前的时间 (时钟极性= 1)    | 35                   |                   |    |
| 20 | $t_{v(SPCL-SIMO)S}$ 有效时间 , SPICLK 低电平后 , SPISIMO 数据有效的时间 (时钟极性= 0) | $0.5t_{c(SPCL)S}-10$ |                   | ns |
|    | $t_{v(SPCH-SIMO)S}$ 有效时间 , SPICLK 高电平之后 SPISIMO 数据有效的时间 (时钟极性= 1)  | $0.5t_{c(SPCL)S}-10$ |                   |    |

- (1) 主、从模式位 SPICTL.2 清零 , 时钟相位 SPICTL.3 清零。
- (2)  $t_{c(SPCL)}$  = SPI 时钟周期时间= LSPCLK/4 或者 LSPCLK/(SPIBRR + 1)
- (3) 内部时钟预分频器必须被调整 , 这样的话 , SPI 时钟速度被限制在下列 SPI 时钟速率上 :  
主模式发射最大值 25MHz , 主模式接收最大值 12.5MHz  
从模式发送最大值 12.5MHz , 从模式接收最大值 12.5MHz。
- (4)  $t_{c(LCO)}$  = LSPCLK 周期时间
- (5) SPICLK 信号有效边沿的参考通过时钟极性位 SPICCR.6 配置。



图 6-20 SPI 从模式外部时序 (时钟相位= 0 )

- A. 从模式下,  $\overline{SPISTE}$  信号至少应该在有效SPI 时钟边沿前  $0.5t_{c(SPI)}$  ( 最小值 ) 被置为低电平有效并且在接收到最后一个数据位的边沿(SPICLK) 之后保持至少  $0.5t_{c(SPI)}$ 。

**表 6-33 SPI 从模式外部时序 (时钟相位= 1 ) (1) (2) (3) (4)**

| 编号 |                                                                   | 最小值                 | 最大值              | 单位 |
|----|-------------------------------------------------------------------|---------------------|------------------|----|
| 12 | $t_{c(SPC)S}$ 周期时间 , SPICLK                                       | $8t_{c(LCO)}$       |                  | ns |
| 13 | $t_{w(SPCH)S}$ 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性=0)                    | $0.5t_{c(SPC)S}-10$ | $0.5t_{c(SPC)S}$ | ns |
|    | $t_{w(SPCH)S}$ 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性=1)                    | $0.5t_{c(SPC)S}-10$ | $0.5t_{c(SPC)S}$ |    |
| 14 | $t_{w(SPCL)S}$ 脉冲持续时间 , SPICLK 低电平的时间 (时钟极性=0)                    | $0.5t_{c(SPC)S}-10$ | $0.5t_{c(SPC)S}$ | ns |
|    | $t_{w(SPCL)S}$ 脉冲持续时间 , SPICLK 高电平的时间 (时钟极性=1)                    | $0.5t_{c(SPC)S}-10$ | $0.5t_{c(SPC)S}$ |    |
| 17 | $t_{su(SPCH-SPCH)S}$ 建立时间 , SPISOMI 在 SPICLK 高电平之前的时间 (时钟极性=0)    | $0.125t_{c(SPC)S}$  |                  | ns |
|    | $t_{su(SPCH-SPCH)S}$ 建立时间 , SPISOMI 在 SPICLK 低电平之前的时间 (时钟极性=1)    | $0.125t_{c(SPC)S}$  |                  |    |
| 18 | $t_{v(SPCL-SOMI)S}$ 有效时间 , SPICLK 低电平后 SPISOMI 数据有效的时间 (时钟极性=1)   | $0.75t_{c(SPC)S}$   |                  | ns |
|    | $t_{v(SPCH-SOMI)S}$ 有效时间 , SPICLK 高电平后 SPISOMI 数据有效时间 (时钟极性=0)    | $0.75t_{c(SPC)S}$   |                  |    |
| 21 | $t_{su(SIMO-SPCH)S}$ 建立时间 , SPISIMO 在 SPICLK 高电平之前的时间 (时钟极性=0)    | 35                  |                  | ns |
|    | $t_{su(SIMO-SPCH)S}$ 建立时间 , SPISIMO 在 SPICLK 低电平之前的时间 (时钟极性=1)    | 35                  |                  |    |
| 22 | $t_{v(SPCL-SIMO)S}$ 有效时间 , SPICLK 高电平后 SPISIMO 数据有效的时间 (时钟极性=0)   | $0.5t_{c(SPC)S}-10$ |                  | ns |
|    | $t_{v(SPCH-SIMO)S}$ 有效时间 , SPICLK 低电平后 , SPISIMO 数据有效的时间 (时钟极性=1) | $0.5t_{c(SPC)S}-10$ |                  |    |

(1) 主、从模式位 SPICTL.2 清零 , 而时钟相位 SPICTL.3 清零。

(2)  $t_{c(SPC)}$  = SPI 时钟周期时间 = LSPCLK/4 或者 LSPCLK/(SPIBRR + 1)

(3) 内部时钟预分频器必须被调整 , 这样的话 , SPI 时钟速度被限制在下列 SPI 时钟速率上 :

主模式发射最大值 25MHz , 主模式接收最大值 12.5MHz

从模式发送最大值 12.5MHz , 从模式接收最大值 12.5MHz。

(4) SPICLK 信号的有效边沿的参考通过时钟极性位 SPICCR.6 配置。



A. 从模式下 ,  $\overline{SPISTE}$  信号至少应该在有效 SPI 时钟边沿前  $0.5t_{c(SPC)}$  被置为低电平有效并且在接收到最后一个数据位的边沿 (SPICLK) 之后保持至少  $0.5t_{c(SPC)}$ 。

**图 6-21 SPI 从模式外部时序 (时钟相位= 1 )**

## 6.14 片载模数转换器 ADC

表 6-34 ADC 电气特性 (在推荐的运行条件) <sup>(1)(2)</sup>

| 参数                                                               |                      | 最小值   | 典型值   | 最大值 | 单位        |
|------------------------------------------------------------------|----------------------|-------|-------|-----|-----------|
| <b>DC 技术规范<sup>(3)</sup></b>                                     |                      |       |       |     |           |
| 分辨率                                                              |                      | 12    |       |     | 位         |
| ADC 时钟                                                           |                      | 0.001 |       | 7.5 | MHZ       |
| <b>精度</b>                                                        |                      |       |       |     |           |
| INL (积分非线性) 1-7.5MHz ADC 时钟                                      | ( 3.75MSPS )         | -7    |       | 7   | 最低有效位 LSB |
| DNL (微分非线性) <sup>(4)</sup>                                       |                      | -2    |       | 2   | LSB       |
| 偏移误差 <sup>(5)(3)</sup>                                           |                      | -15   |       | 15  | 最低有效位 LSB |
| 带有内部基准的总增益误差 <sup>(6)(3)</sup>                                   |                      | -50   |       | 50  | 最低有效位 LSB |
| 带有外部基准的总增益误差 <sup>(3)</sup>                                      |                      | -30   |       | 30  | LSB       |
| 通道到通道偏移变化                                                        |                      | -4    |       | 4   | LSB       |
| 通道到通道增益变化                                                        |                      | -4    |       | 4   | LSB       |
| <b>模拟输入</b>                                                      |                      |       |       |     |           |
| 模拟输入电压 ( ADCINx 至 ADCLO ) <sup>(7)</sup>                         |                      | 0     |       | 3   | V         |
| ADCLO                                                            |                      | -5    |       | 5   | mV        |
| 输入电容值                                                            |                      |       | 10    |     | pF        |
| 输入漏电流                                                            |                      | -5    |       | 5   | μA        |
| <b>内部参考基准<sup>(6)</sup></b>                                      |                      |       |       |     |           |
| V <sub>ADCREFP</sub> -在基于内部基准的引脚上的 ADCREFP 输出电压                  |                      |       | 1.275 |     | V         |
| V <sub>ADCREFM</sub> -在基于内部基准的引脚上的 ADCREFM 输出电压                  |                      |       | 0.525 |     | V         |
| 电压差异, ADCREFP-ADCREFM                                            |                      |       | 0.75  |     | V         |
| 温度系数                                                             |                      |       | 50    |     | PPM/°C    |
| <b>外部基准电压<sup>(6)(8)</sup></b>                                   |                      |       |       |     |           |
| V <sub>ADCREFIN</sub> -在推荐的 ADCREFIN 引脚 0.2% 或者更好的精确基准上的外部基准电压输入 | ADCREFSEL[15:14]=11b |       | 1.024 |     | V         |
|                                                                  | ADCREFSEL[15:14]=10b |       | 1.500 |     | V         |
|                                                                  | ADCREFSEL[15:14]=01b |       | 2.048 |     | V         |
| <b>AC 技术规范</b>                                                   |                      |       |       |     |           |
| SINAD (100kHz) 信噪比+失真                                            |                      |       | 56.1  |     | dB        |
| SNR (100kHz) 信噪比                                                 |                      |       | 58    |     | dB        |
| THD (100kHz) 总谐波失真                                               |                      |       | -61   |     | dB        |
| ENOB (100kHz) 有效位数                                               |                      |       | 9     |     | 位         |
| SFDR (100kHz) 无杂散动态范围                                            |                      |       | 62    |     | dB        |

- (1) 在 7.5 MHz ADCCLK 上测得。
- (2) 这个表中的所有电压相对 V<sub>SSA2</sub>。
- (3) 如果 ADC 的校准例程被从引导 ROM 执行, ADC 增益误差和偏移误差参数只为额定值。更多信息请查阅章节 4.7.3。
- (4) Advchip 指定 ADC 将无丢码。
- (5) 1 个 LSB 有  $3.0/4096=0.732$  mV 的加权值。
- (6) 一个单一内部/外部带隙基准为 ADCREFP 和 ADCREFM 信号供源, 因此, 这些电压可一起跟踪。ADC 转换器使用这两个之间的差异作为它的基准。这里列出的针对内部基准的总体增益误差包括温度范围内内部带隙的运动。针对外部基准选项的温度范围内的增益误差将取决于所使用源的温度参数。
- (7) 应用到一个模拟输入引脚上的高于 V<sub>DPA</sub> +0.3V 或者低于 V<sub>SS</sub>-0.3V 的电压有可能暂时影响另外引脚的转换。为了避免这种情况, 模拟输入应该被保持在这些限值内。

### 6.14.1 ADC 上电控制位的时序



图 6-22 ADC 上电控制位时序

表 6-35 ADC 上电延迟

|            | 参数 <sup>(1)</sup>                                                                                                               | 条件                                         | 最小值 | 典型值 | 最大值 | 单位            |
|------------|---------------------------------------------------------------------------------------------------------------------------------|--------------------------------------------|-----|-----|-----|---------------|
| $t_d(BGR)$ | 带隙基准稳定所需的延迟时间。ADCTRL3 寄存器的位 7 和 6(ADCBGRFDN1/0)在 PWDNADC 位被启用前被设定为 1。                                                           | ADCREFP/ADCREFM<br>外接 $2.2\mu\text{f}$ 电容时 |     |     | 5   | ms            |
|            |                                                                                                                                 | ADCREFP/ADCREFM<br>外接 $10\mu\text{f}$ 电容时  |     |     | 10  |               |
| $t_d(PWD)$ | 断电控制稳定所需的延迟时间。带隙基准稳定所需的位延迟时间。ADCTRL3 寄存器的位 7 和 6(ADCBGRFDN1/0)在 PWDNADC 位被启用前被设定为 1。ADCTRL3 寄存器的位 5(PWDNADC)在任何 ADC 转换启动前被设为 1。 |                                            | 20  | 50  |     | $\mu\text{s}$ |
|            |                                                                                                                                 |                                            |     |     | 1   | ms            |

(1) 该器件支持驱动所有 3 位，并在首次转换前等待  $t_d(BGR)$ ms。

表 6-36 不同 ADC 配置的典型电流消耗 (在 7.5MHz ADCCLK 上)<sup>(1)(2)</sup>

| ADC 运行模式        | 条件                                         | VDDA18 | VDDA3.3 | 单位            |
|-----------------|--------------------------------------------|--------|---------|---------------|
| 模式 A - 运行，模式    | ● BG REF 被启用<br>● PWD 被禁用                  | 23     | 5       | mA            |
| 模式 B - 快速唤醒模式   | ● ADC 时钟被启用<br>● BG 和 REF 被启用<br>● PWD 被启用 | 5      | 0.5     | mA            |
| 模式 C - 只比较器可用模式 | ● ADC 时钟被启用<br>● BG 和 REF 被禁用<br>● PWD 被启用 | 5      | 20      | $\mu\text{A}$ |
| 模式 D - 关闭模式     | ● ADC 时钟被禁用<br>● BG 和 REF 被禁用<br>● PWD 被启用 | 5      | 15      | $\mu\text{A}$ |

(1) 测试条件：

SYSCLKOUT= 150MHz

ADC 模块时钟 = 7.5MHz

ADC 在模式 A 中执行一个所有 16 通道的连续转换

(2)  $V_{DDA18}$  包括进入  $V_{DD1A18}$  和  $V_{DD2A18}$  的电流。  $V_{DDA3.3}$  包括进入  $V_{DDA2}$  和  $V_{DDAIO}$  的电流。



输入电路元器件的典型值：

开关阻抗  $R_{on}$  : 1 kΩ

采样电容  $C_h$  : 1.64 pF

寄生电容  $C_p$  : 10 pF

源阻抗  $R_s$  : 50Ω

图 6-23 ADC 输入阻抗模型

## 6.14.2 基本定义

基准电压：片载 ADC 有一个内置基准，这个基准为 ADC 提供了基准电压。

模拟输入：片载 ADC 由 16 个模拟输入组成，这些通道或者同时采样，或者每次两个通道采样。这些输入为软件可选。

转换器：片载 ADC 使用一个 12 位四级管线架构，此架构可在低功耗时实现高采样率。

转换时间：转换可以在两个不同的转换模式中执行：

- 顺序采样模式 (SMODE = 0)
- 同步采样模式 (SMODE= 1)

## 6.14.3 ADC 顺序采样模式 (单通道) (SMODE=0)

在顺序采样模式下，ADC能够持续在任一通道 (Ax至Bx) 上转换输入信号。ADC能够在来自ePWM，软件触发器，或者来自一个外部ADCSOC信号的事件触发上启动转换。如果SMODE位为

0, ADC将在每个采样/保持脉冲上的所选通道上进行转换。下面对转换时间和结果寄存器更新的延迟进行解释说明。ADC中断标志在结果寄存器更新之后的几个SYSCLKOUT周期内被设定。所选通道将在采样/保持脉冲的每个下降边沿上被采样。采样/保持脉冲宽度可被设定为1个ADC时钟宽（最小值）或者16个ADC时钟宽（最大值）。



图 6-24 顺序采样模式（单通道）时序

表 6-37 顺序采样模式时序

| 参数                 |                   | SAMPLE<br>(样本)n             | SAMPLE<br>n+1               | 在 7.5MHz<br>ADC 时钟上,<br>$t_c(ADCCLK)=133\text{ns}$ | 注释                              |
|--------------------|-------------------|-----------------------------|-----------------------------|----------------------------------------------------|---------------------------------|
| $t_{d(SH)}$        | 从事件触发器到采样的延迟时间    | $2.5t_c(ADCCLK)$            |                             |                                                    |                                 |
| $t_{SH}$           | 采样/保持宽度/采集宽度      | $(1 + Acqps) * t_c(ADCCLK)$ |                             | $Acqps=0$ 时为<br>133ns                              | $Acqps$ 值=0-15<br>ADCTRL1[8:11] |
| $t_{d(schx\_n)}$   | 结果寄存器出现第一个结果的延迟时间 | $4t_c(ADCCLK)$              |                             | 532ns                                              |                                 |
| $t_{d(schx\_n+1)}$ | 结果寄存器中出现连续结果的延迟时间 |                             | $(2 + Acqps) * t_c(ADCCLK)$ | 266ns                                              |                                 |

#### 6.14.4 ADC 同步采样模式（双通道）( S MODE=1 )

在同步采样模式下, ADC能够在任何一对通道 (A0/B0至A7至B7) 上持续转换输入信号。ADC能够在来自ePWM, 软件触发器, 或者来自一个外部ADCSOC信号的事件触发上启动转换。如果S MODE位为1, ADC将在每个采样/保持脉冲上的两个所选通道上进行转换。下面对转换时间和结果寄存器更新的延迟进行解释说明。ADC中断标志在结果寄存器更新之后的几个SYSCLKOUT周期内被设定。所选通道将在采样/保持脉冲的下降边沿上被同时采样。采样/保持脉冲宽度可被设定为1个

ADC时钟宽(最小值)或者16个ADC时钟宽(最大值)。

注

并发模式中 ADCIN 通道配置必须为 A0/B0 , A1/B1...A7/B7 , 且不支持其它组合(例如 A1/B3)。



图 6-25 同步采样模式(双通道)时序

表 6-38 同步采样模式时序

| 参数                  |                   | SAMPLE<br>(样本)n             | SAMPLE<br>n+1               | 在 7.5MHz<br>ADC 时钟上,<br>$t_c(ADCCLK)=133\text{ns}$ | 注释                            |
|---------------------|-------------------|-----------------------------|-----------------------------|----------------------------------------------------|-------------------------------|
| $t_{d(SH)}$         | 从事件触发器到采样的延迟时间    | $2.5t_c(ADCCLK)$            |                             |                                                    |                               |
| $t_{SH}$            | 采样/保持宽度/采集宽度      | $(1 + Acqps) * t_c(ADCCLK)$ |                             | Acqps=0 时为<br>133ns                                | Acqps 值=0-15<br>ADCTRL1[8:11] |
| $t_{d(schA0\_n)}$   | 结果寄存器出现第一个结果的延迟时间 | $4t_c(ADCCLK)$              |                             | 532ns                                              |                               |
| $t_{d(schB0\_n)}$   | 结果寄存器出现第一个结果的延迟时间 | $5t_c(ADCCLK)$              |                             | 665ns                                              |                               |
| $t_{d(schA0\_n+1)}$ | 结果寄存器中出现连续结果的延迟时间 |                             | $(3 + Acqps) * t_c(ADCCLK)$ | 399ns                                              |                               |
| $t_{d(schB0\_n+1)}$ | 结果寄存器中出现连续结果的延迟时间 |                             | $(3 + Acqps) * t_c(ADCCLK)$ | 399ns                                              |                               |

## 6.14.5 详细说明

### 积分非线性

积分非线性是指每个独立代码从零至满刻度所画的一条直线上的偏离。在首次代码转换前, 作为零点的点出现1/2 LSB。满刻度点被定义为超过最后一次代码转换的级别1/2 LSB。这个偏离为每一个特定代码的中心到这两个点之间的精确直线的距离。

## 微分非线性

一个理想ADC 显示分开距离恰好为1 个LSB 的代码转换。DNL 是从这个理想值的偏离。少于 $\pm 1$  LSB 的微分非线性误差可确保无丢码。

## 零偏移

当模拟输入为零伏时，应当发生主进位转换。零误差被定义为实际转换到那个点的偏离。

## 增益误差

第一个代码转换应该出现在高于负满刻度的一个模拟值 $1/2$  LSB 上。最后一次转换应该出现在低于标称满刻度的一个模拟值 $1.5$  LSB 上。增益误差是首次和末次代码转换间的实际差异以及它们之间的理想差异。

## 信噪比+失真(SINAD)

SINAD 是测得的输入信号的均方根值与所有其它低于那奎斯特频率的频谱分量（包括谐波但不包括dc）的均方根总和的比。SINAD 的值用分贝表示。

## 有效位数(ENOB)

对于一个正弦波，SINAD 可用位的数量表示。使用下面的公式， $N = \frac{\text{SINAD} - 1.76}{6.02}$  有可能获得一个用 N ( 位的有效数 ) 表达的性能测量值。因此，对于在给定输入频率上用于正弦波输入的器件的有效位数量可从这个测得的SINAD 直接计算。

$$N = \frac{(\text{SINAD} - 1.76)}{6.02}$$

## 总谐波失真(THD)

THD 是前9个谐波分量的均方根总和与测得的输入信号的均方根值的比并表达为一个百分比或者分贝值。

## 无杂散动态范围(SFDR)

SFDR 是输入信号均方根振幅与峰值寄生信号间以分贝为单位的差异。

## 6.15 多通道缓冲串行端口(McBSP) 模块

### 6.15.1 McBSP 发送和接收时序

表 6-39 McBSP 时序要求<sup>(1)(2)</sup>

| 编号  | 参数                 |                                      |           | 最小值     | 最大值               | 单位  |
|-----|--------------------|--------------------------------------|-----------|---------|-------------------|-----|
|     |                    | McBSP 模块时钟 (CLKG , CLKX , CLKR) 范围   |           |         | 1                 | KHZ |
|     |                    |                                      |           |         | 25 <sup>(3)</sup> | MHz |
|     |                    | McBSP 模块周期时间 (CLKG , CLKX , CLKR) 范围 |           |         | 40                | ns  |
|     |                    |                                      |           |         | 1                 | ms  |
| M11 | $t_c(CKRX)$        | 周期时间 , CLKR/X                        | CLKR/X 外部 | 2P      |                   | ns  |
| M12 | $t_w(CKRX)$        | 脉冲持续时间 , CLKR/X 高电平或者 CLKR/X 低电平的时间  | CLKR/X 外部 | P-7     |                   | ns  |
| M13 | $t_r(CKRX)$        | 上升时间 , CLKR/X                        | CLKR/X 外部 |         | 7                 | ns  |
| M14 | $t_f(CKRX)$        | 下降时间 , CLKR/X                        | CLKR/X 外部 |         | 7                 | ns  |
| M15 | $t_{su}(FRH-CKRL)$ | 建立时间 , 在 CLKR 低电平之前外部 FSR 为高电平的时间    |           | CLKR 内部 | 18                | ns  |
|     |                    |                                      |           | CLKR 外部 | 2                 |     |
| M16 | $t_h(CKRL-FRH)$    | 保持时间 , CLKR 低电平之后 , 外部 FSR 为高电平的时间   |           | CLKR 内部 | 0                 | ns  |
|     |                    |                                      |           | CLKR 外部 | 6                 |     |
| M17 | $t_{su}(DRV-CKRL)$ | 建立时间 , 在 CLKR 低电平之前 , DR 有效的时间       |           | CLKR 内部 | 18                | ns  |
|     |                    |                                      |           | CLKR 外部 | 2                 |     |
| M18 | $t_h(CKRL-DRV)$    | 保持时间 , 在 CLKR 低电平之后 , DR 有效的时间       |           | CLKR 内部 | 0                 | ns  |
|     |                    |                                      |           | CLKR 外部 | 6                 |     |
| M19 | $t_{su}(FXH-CKXL)$ | 建立时间 , 在 CLKX 低电平之前 , 外部 FSX 为高电平的时间 |           | CLKX 内部 |                   | ns  |
|     |                    |                                      |           | CLKX 外部 | 2                 |     |
| M20 | $t_h(CKXL-FXH)$    | 保持时间 , CLKX 低电平之后 , 外部 FSX 为高电平的时间   |           | CLKX 内部 | 0                 | ns  |
|     |                    |                                      |           | CLKX 外部 | 6                 |     |

(1) 极性位 CLKRP=CLKXP=FSRP=FSXP=0。如果任一信号的极性被反转 , 那么那个信号的时序基准也被反转。

(2)  $2P=1/CLKG$  , 单位为 ns。 CLKG 是采样率发生器复用的输出。 
$$CLKG = \frac{CLKSRG}{(1 + CLKGDV)} CLKSRG$$
 可由 LSPCLK , CLKX , CLKR 供源  $CLKSRG \leq (SYSCLKOUT/2)$ 。 McBSP 的性能受到 I/O 缓冲器开关速度的限制。

(3) 内部时钟预分频器配置应满足 McBSP 时钟(CLKG , CLKX , CLKR) 速度不超过 I/O 缓冲器速度限制(25MHz)。

**表 6-40 McBSP 开关特性<sup>(1)(2)</sup>**

| 编号  | 参数                   |                                                                                        |         |          | 最小值                | 最大值                | 单位 |
|-----|----------------------|----------------------------------------------------------------------------------------|---------|----------|--------------------|--------------------|----|
| M1  | $t_{c(CKRX)}$        | 周期时间 , CLK/X                                                                           |         | CLK/X 内部 | 2P                 |                    | ns |
| M2  | $t_{w(CKRXH)}$       | 脉冲持续时间 , CLK/X 高电平的时间                                                                  |         | CLK/X 内部 | D-5 <sup>(3)</sup> | D+5 <sup>(3)</sup> | ns |
| M3  | $t_{r(CKRXL)}$       | 脉冲持续时间 , CLK/X 低电平的时间                                                                  |         | CLK/X 内部 | C-5 <sup>(3)</sup> | C+5 <sup>(3)</sup> | ns |
| M4  | $t_{f(CKRH-FRV)}$    | 延迟时间, CLKR 高电平到内部 FSR 有效的时间                                                            |         | CLKR 内部  | 0                  | 4                  | ns |
|     |                      |                                                                                        |         | CLKR 外部  | 3                  | 27                 |    |
| M5  | $t_{su(CKXH-FXV)}$   | 延迟时间, CLKX 高电平到内部 FSR 有效的时间                                                            |         | CLKR 内部  | 0                  | 4                  | ns |
|     |                      |                                                                                        |         | CLKR 外部  | 3                  | 27                 |    |
| M6  | $t_{dis(CKXH-DXHZ)}$ | 禁用时间 , CLKX 高电平到 DX 在最后一个数据位后为高阻抗的时间                                                   |         | CLKR 内部  |                    | 8                  | ns |
|     |                      |                                                                                        |         | CLKR 外部  |                    | 14                 |    |
| M7  | $t_{d(CKXH-DXV)}$    | 延迟时间 , CLKX 高电平到 DX 有效的时间。<br>这应用于除了第一个位之外的所有被发送的位。                                    |         | CLKR 内部  |                    | 9                  | ns |
|     |                      |                                                                                        |         | CLKR 外部  |                    | 28                 |    |
|     |                      | 延迟时间 , CLKX 高电平到 DX 有效的时间<br>当处于数据延迟 1 或者 2 ( XDATDLY=01b 或者 10b ) 模式时 , 只应用于发送的第一个位。  | DXENA=0 | CLKR 内部  |                    | 8                  |    |
|     |                      |                                                                                        |         | CLKR 外部  |                    | 14                 |    |
|     |                      |                                                                                        | DXENA=1 | CLKR 内部  |                    | P+8                |    |
|     |                      |                                                                                        |         | CLKR 外部  |                    | P+14               |    |
| M8  | $t_{en(CKXH-DX)}$    | 使能时间 , CLKX 高电平待 DX 被驱动的时间<br>当处于数据延迟 1 或者 2 ( XDATDLY=01b 或者 10b ) 模式时 , 只应用于发送的第一个位。 | DXENA=0 | CLKR 内部  | 0                  |                    | ns |
|     |                      |                                                                                        |         | CLKR 外部  | 6                  |                    |    |
|     |                      |                                                                                        | DXENA=1 | CLKR 内部  | P                  |                    |    |
|     |                      |                                                                                        |         | CLKR 外部  | P+6                |                    |    |
| M9  | $t_{d(FXH-DXV)}$     | 延迟时间 , FSX 高电平到 DX 有效的时间<br>当处于数据延迟 0 ( XDATDLY=00b ) 模式时 , 只应用于发送的第一个位。               | DXENA=0 | FSX 内部   |                    | 8                  | ns |
|     |                      |                                                                                        |         | FSX 外部   |                    | 14                 |    |
|     |                      |                                                                                        | DXENA=1 | FSX 内部   |                    | P+8                |    |
|     |                      |                                                                                        |         | FSX 外部   |                    | P+14               |    |
| M10 | $t_{d(FXH-DXV)}$     | 使能时间 , FSX 高电平到 DX 驱动的时间<br>当处于数据延迟 0 ( XDATDLY=00b ) 模式时 , 只应用于发送的第一个位。               | DXENA=0 | FSX 内部   | 0                  |                    | ns |
|     |                      |                                                                                        |         | FSX 外部   | 6                  |                    |    |
|     |                      |                                                                                        | DXENA=1 | FSX 内部   | P                  |                    |    |
|     |                      |                                                                                        |         | FSX 外部   | P+6                |                    |    |

(1) 极性位 CLKRP=CLKXP=FSRP=FSXP=0。如某一信号的极性反转，则其对应的时序基准也将反转。

(2)  $2P=1/CLKG$  , 单位为 ns。

(3) C=CLKRX 低脉冲宽度 = P

D=CLKRX 高脉冲宽度 = P



图 6-26 McBSP 接收时序



图 6-27 McBSP 发送时序

## 6.15.2 McBSP 作为 SPI 主、从模式时序

表 6-41 McBSP 作为 SPI 主、从模式时序要求 (CLKSTP=10b, CLKXP=0)

| 编号  | 参数                         | 主控                              |                   | 受控  |       | 单位 |
|-----|----------------------------|---------------------------------|-------------------|-----|-------|----|
|     |                            | 最小值                             | 最大值               | 最小值 | 最大值   |    |
| M30 | $t_{su}(\text{DRV-CKXL})$  | 建立时间, 在 CLKX 低电平之前, DR 的有效时间    | 30                |     | 8P-10 | ns |
| M31 | $t_h(\text{CKXL-DRV})$     | 保持时间, 在 CLKX 低电平之后, DR 的有效时间    | 1                 |     | 8P-10 | ns |
| M32 | $t_{su}(\text{BFXL-CKXH})$ | 建立时间, 在 CLKX 高电平之前, FSX 为低电平的时间 |                   |     | 8P+10 | ns |
| M33 | $t_c(\text{CKX})$          | 周期时间, CLKX                      | 2P <sup>(1)</sup> |     | 16P   | ns |

(1)  $2P=1/\text{CLKG}$

表 6-42 McBSP 作为 SPI 主、从模式开关特性 (CLKSTP=10b, CLKXP=0)

| 编号  | 参数                         | 主控                                 |                   | 受控  |      | 单位 |
|-----|----------------------------|------------------------------------|-------------------|-----|------|----|
|     |                            | 最小值                                | 最大值               | 最小值 | 最大值  |    |
| M24 | $t_h(\text{CKXL-FXL})$     | 保持时间, CLKX 低电平之后, FSX 为低电平的时间      | 2P <sup>(1)</sup> |     |      | ns |
| M25 | $t_d(\text{FXL-CKXH})$     | 延迟时间, FSX 低电平到 CLKX 变为高电平的时间       | P                 |     |      | ns |
| M28 | $t_{dis}(\text{FXH-DXHZ})$ | 禁用时间, 从 FSX 高电平到最后一个数据位后 DX 高阻抗的时间 | 6                 |     | 6P+6 | ns |
| M29 | $t_d(\text{FXL-DXV})$      | 延迟时间, FSX 低电平到 DX 有效时间             | 6                 |     | 4P+6 | ns |

(1)  $2P=1/\text{CLKG}$

对于所有 SPI 从模式, CLKX 必须至少为 8 个 CLKG 周期。此外, 通过设置 CLKSM=CLKGDV=1, CLKG 应该为 LSPCLK/2。在 LSPCLK 速度为 75MHz 的最大值时, CLKX 最大频率将达到 LSPCLK/16, 即 4.6875 MHz 且 P=13.3ns。



图 6-28 McBSP 作为 SPI 主、从模式时序: CLKSTP=10b, CLKXP=0

表 6-43 McBSP 作为 SPI 主、从模式时序要求 (CLKSTP=11b, CLKXP=0)

| 编号  | 参数                        | 主控                            |                   | 受控  |        | 单位 |    |
|-----|---------------------------|-------------------------------|-------------------|-----|--------|----|----|
|     |                           | 最小值                           | 最大值               | 最小值 | 最大值    |    |    |
| M39 | $t_{su}(\text{DRV-CKXH})$ | 建立时间，在 CLKX 高电平之前，DR 的有效时间    | 30                |     | 8P-10  |    | ns |
| M40 | $t_h(\text{CKXH-DRV})$    | 保持时间，在 CLKX 高电平之后，DR 的有效时间    | 1                 |     | 8P-10  |    | ns |
| M41 | $t_{su}(\text{FXL-CKXH})$ | 建立时间，在 CLKX 高电平之前，FSX 为低电平的时间 |                   |     | 16P+10 |    | ns |
| M42 | $t_c(\text{CKX})$         | 周期时间，CLKX                     | 2P <sup>(1)</sup> |     | 16P    |    | ns |

(1)  $2P=1/\text{CLKG}$ 

表 6-44 McBSP 作为 SPI 主、从模式开关特性 (CLKSTP=11b, CLKXP=0)

| 编号  | 参数                          | 主控                                 |     | 受控  |                   | 单位 |    |
|-----|-----------------------------|------------------------------------|-----|-----|-------------------|----|----|
|     |                             | 最小值                                | 最大值 | 最小值 | 最大值               |    |    |
| M34 | $t_h(\text{CKXL-FXL})$      | 保持时间，CLKX 低电平之后，FSX 为低电平的时间        |     |     | P                 |    | ns |
| M35 | $t_d(\text{FXL-CKXH})$      | 延迟时间，FSX 低电平到 CLKX 变为高电平的时间        |     |     | 2P <sup>(1)</sup> |    | ns |
| M37 | $t_{dis}(\text{CKXL-DXHZ})$ | 禁用时间，从 CLKX 低电平到最后一个数据位后 DX 高阻抗的时间 | P+6 |     | 7P+6              |    | ns |
| M38 | $t_d(\text{FXL-DXV})$       | 延迟时间，FSX 低电平到 DX 有效时间              | 6   |     | 4P+6              |    | ns |

(1)  $2P=1/\text{CLKG}$ 

对于所有 SPI 从模式，CLKX 必须至少为 8 个 CLKG 周期。此外，通过设置 CLKSM=CLKGDV=1，CLKG 应该为 LSPCLK/2。在 LSPCLK 速度为 75MHz 的最大值时，CLKX 最大频率将达到 LSPCLK/16，即 4.6875MHz 且 P=13.3ns。



图 6-29 McBSP 作为 SPI 主、从模式时序：CLKSTP=11b, CLKXP=0

表 6-45 McBSP 作为 SPI 主、从模式时序要求 (CLKSTP=10b, CLKXP=1)

| 编号  | 参数                        | 主控                            |                   | 受控  |       | 单位 |    |
|-----|---------------------------|-------------------------------|-------------------|-----|-------|----|----|
|     |                           | 最小值                           | 最大值               | 最小值 | 最大值   |    |    |
| M49 | $t_{su}(\text{DRV-CKXH})$ | 建立时间，在 CLKX 高电平之前，DR 的有效时间    | 30                |     | 8P-10 |    | ns |
| M50 | $t_h(\text{CKXH-DRV})$    | 保持时间，在 CLKX 高电平之后，DR 的有效时间    | 1                 |     | 8P-10 |    | ns |
| M51 | $t_{su}(\text{FXL-CKXL})$ | 建立时间，在 CLKX 低电平之前，FSX 为低电平的时间 |                   |     | 8P+10 |    | ns |
| M52 | $t_c(\text{CKX})$         | 周期时间，CLKX                     | 2P <sup>(1)</sup> |     | 16P   |    | ns |

(1)  $2P=1/\text{CLKG}$ 

表 6-46 McBSP 作为 SPI 主、从模式开关特性 (CLKSTP=10b, CLKXP=1)

| 编号  | 参数                         | 主控                                |                   | 受控  |      | 单位 |
|-----|----------------------------|-----------------------------------|-------------------|-----|------|----|
|     |                            | 最小值                               | 最大值               | 最小值 | 最大值  |    |
| M43 | $t_h(\text{CKXH-FXL})$     | 保持时间，CLKX 高电平之后，FSX 为低电平的时间       | 2P <sup>(1)</sup> |     |      | ns |
| M44 | $t_d(\text{FXL-CKXL})$     | 延迟时间，FSX 低电平到 CLKX 变为低电平的时间       | P                 |     |      | ns |
| M47 | $t_{dis}(\text{FXH-DXHZ})$ | 禁用时间，从 FSX 高电平到最后一个数据位后 DX 高阻抗的时间 | 6                 |     | 6P+6 | ns |
| M48 | $t_d(\text{FXL-DXV})$      | 延迟时间，FSX 低电平到 DX 有效时间             | 6                 |     | 4P+6 | ns |

(1)  $2P=1/\text{CLKG}$ 

对于所有 SPI 从模式，CLKX 必须至少为 8 个 CLKG 周期。此外，通过设置 CLKSM=CLKGDV=1，CLKG 应该为 LSPCLK/2。在 LSPCLK 速度为 75MHz 的最大值时，CLKX 最大频率将达到 LSPCLK/16，即 4.6875MHz 且 P=13.3ns。



图 6-30 McBSP 作为 SPI 主、从模式时序：CLKSTP=10b, CLKXP=1

**表 6-47 McBSP 作为 SPI 主、从模式时序要求 (CLKSTP=11b , CLKXP=1)**

| 编号  | 参数                 | 主控                              |                   | 受控  |        | 单位 |    |
|-----|--------------------|---------------------------------|-------------------|-----|--------|----|----|
|     |                    | 最小值                             | 最大值               | 最小值 | 最大值    |    |    |
| M58 | $t_{su(DRV-CKXL)}$ | 建立时间, 在 CLKX 低电平之前, DR 的有效时间    | 30                |     | 8P-10  |    | ns |
| M59 | $t_h(CKXL-DRV)$    | 保持时间, 在 CLKX 低电平之后, DR 的有效时间    | 1                 |     | 8P-10  |    | ns |
| M60 | $t_{su(FXL-CKXL)}$ | 建立时间, 在 CLKX 低电平之前, FSX 为低电平的时间 |                   |     | 16P+10 |    | ns |
| M61 | $t_c(CKX)$         | 周期时间, CLKX                      | 2P <sup>(1)</sup> |     | 16P    |    | ns |

(1)  $2P=1/CLKG$ 
**表 6-48 McBSP 作为 SPI 主、从模式开关特性 (CLKSTP=11b , CLKXP=1)<sup>(1)</sup>**

| 编号  | 参数                   | 主控 <sup>(2)</sup>                   |     | 受控  |                   | 单位    |    |
|-----|----------------------|-------------------------------------|-----|-----|-------------------|-------|----|
|     |                      | 最小值                                 | 最大值 | 最小值 | 最大值               |       |    |
| M53 | $t_h(CKXH-FXL)$      | 保持时间, CLKX 高电平之后, FSX 为低电平的时间       |     |     | P                 | ns    |    |
| M54 | $t_d(FXL-CKXL)$      | 延迟时间, FSX 低电平到 CLKX 变为低电平的时间        |     |     | 2P <sup>(1)</sup> | ns    |    |
| M55 | $t_d(CLKXH-DXV)$     | 延迟时间, CLKX 高电平到 DX 有效时间             | -2  | 0   | 3P+6              | 5P+20 | ns |
| M56 | $t_{dis}(CKXH-DXHZ)$ | 禁用时间, 从 CLKX 高电平到最后一个数据位后 DX 高阻抗的时间 | P+6 |     | 7P+6              |       | ns |
| M57 | $t_d(FXL-DXV)$       | 延迟时间, FSX 低电平到 DX 有效时间              | 6   |     | 4P+6              |       | ns |

(1)  $2P=1/CLKG$ 

(2) C=CLKRX 低脉冲宽度 = P

D=CLKRX 高脉冲宽度 = P


**图 6-31 McBSP 作为 SPI 主、从模式时序 : CLKSTP=11b , CLKXP=1**

## 6.16 闪存定时

表 6-49 闪存对于 ( S ) 温度材料的耐受度<sup>(1)</sup>

|                                        | 擦除/编程温度                              | 最小值   | 典型值   | 最大值 | 单位 |
|----------------------------------------|--------------------------------------|-------|-------|-----|----|
| N <sub>f</sub> 闪存对于阵列的耐受度 ( 写入/擦除周期 )  | -40°C 至 85°C ( 环境温度 ) <sup>(2)</sup> | 20000 | 50000 |     | 周期 |
| N <sub>OTP</sub> OTP 对于阵列的耐受度 ( 写入周期 ) | -40°C 至 125°C ( 环境温度 )               |       |       | 1   | 写入 |

(1) 标注温度范围之外的写入、擦除操作，极可能影响可靠性。

(2) 建议 Flash 擦除和写入数据的温度范围-40°C 至 85°C，读工作温度范围-40°C 至 125°C。

表 6-50 150MHz SYCLKOUT 上的闪存参数

| 参数                               | 测试条件                            | 最小值 | 典型值  | 最大值 | 单位 |
|----------------------------------|---------------------------------|-----|------|-----|----|
| 编程时间 <sup>(1)</sup>              | 16 位字                           |     | 50   |     | μs |
|                                  | 32K 扇区                          |     | 1600 |     | ms |
| 擦除时间 <sup>(1)</sup>              | 32K 扇区                          |     | 900  |     | ms |
| I <sub>DDP</sub> <sup>(2)</sup>  | 擦除/编程周期期间的 V <sub>DD</sub> 流耗   |     | 60   |     | mA |
| I <sub>DDOP</sub> <sup>(2)</sup> | 擦除/编程周期期间的 V <sub>DDIO</sub> 流耗 |     | 5    |     | mA |

(1) 当器件出货时，片载闪存存储器处于一个被擦除状态。首次编辑器件时，在编程前无需擦除闪存存储器。然而，对于所有随后的编程操作，需要执行擦除操作。

(2) 典型值是基于室温条件下包括函数调用的消耗，且关闭所有外设时测试。

(3) AVP32F08 中 FLASH 总共 256K×16 位，分为 8 个扇区，每个扇区空间为 32K×16 位。

表 6-51 闪存/ OTP 访问时序

| 参数                     | 最小值 | 最大值 | 单位 |
|------------------------|-----|-----|----|
| t <sub>a</sub> ( fp )  | 30  |     | ns |
| t <sub>a</sub> ( fr )  | 30  |     | ns |
| t <sub>a</sub> ( OTP ) | 30  |     | ns |

表 6-52 闪存数据保持持续时间

| 参数   | 测试条件                 | 最小值 | 最大值 | 单位 |
|------|----------------------|-----|-----|----|
| t 保持 | T <sub>J</sub> =55°C | 15  |     | 年  |

表 6-53 不同频率上所需最小的闪存/一次性可编程 (OTP) 等待状态

| SYSCLKOUT (MHz) | SYSCLKOUT (ns) | 页等待状态 <sup>(1)</sup> | 随机等待状态 <sup>(1)</sup> | OTP |
|-----------------|----------------|----------------------|-----------------------|-----|
| 150             | 6.67           | 5                    | 5                     | 8   |
| 120             | 8.33           | 4                    | 4                     | 7   |
| 100             | 10             | 3                    | 3                     | 5   |
| 75              | 13.33          | 2                    | 2                     | 4   |
| 50              | 20             | 1                    | 1                     | 2   |

|    |       |   |   |   |
|----|-------|---|---|---|
| 30 | 33.33 | 1 | 1 | 1 |
| 25 | 40    | 1 | 1 | 1 |
| 15 | 66.67 | 1 | 1 | 1 |
| 4  | 250   | 1 | 1 | 1 |

(1) 随机等待状态必须大于或者等于 1 , 用于计算表 6-53 中页等待状态和随机等待状态的公式如下 :

$$\text{FlashPage Wait State} = \left[ \left( \frac{t_a(f \cdot p)}{t_c(\text{SCO})} \right) - 1 \right] \text{(四舍五入到下一个最大的整数)}$$

$$\text{FlashRandom Wait State} = \left[ \left( \frac{t_a(f \cdot r)}{t_c(\text{SCO})} \right) - 1 \right] \text{(四舍五入到下一个最大的整数或 1, 以最大的数为准)}$$

计算表6-53中OTP等待状态的公式如下 :

$$\text{OTP Wait State} = \left[ \left( \frac{t_a(\text{OTP})}{t_c(\text{SCO})} \right) - 1 \right] \text{(四舍五入到下一个最大的整数或 1, 以最大的数为准)}$$

## 7 热性能/机械数据

表 7-1 概括了该型器件的散热数据。有关散热设计考虑的更多信息请见章节 6.4.3 散热设计考虑。

表格之后的机械封装图反映了指定器件的机械数据。

**表 7-1 散热模型 100 引脚 QP 结果**

| 参数                           | 0lfm  |
|------------------------------|-------|
| $\theta_{JA}$ [°C/W] 高 k PCB | 46.78 |
| $\Psi_{JT}$ [°C/W]           | 0.28  |
| $\theta_{JC}$                | 11.74 |
| $\theta_{JB}$                | 28.75 |

LQFP100

单位 : mm



图 7 封装引脚尺寸图

## 联系方式

公司网址：[www.advancechip.com](http://www.advancechip.com)

联系邮箱：[sales@advancechip.com](mailto:sales@advancechip.com)

销售联系电话：0731-88731027

公司总部地址：长沙市高新区尖山路 39 号中电软件园总部大楼 10 楼